电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511LBA-CBAG

产品描述osc prog 1.8V hcsl 25ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

511LBA-CBAG概述

osc prog 1.8V hcsl 25ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
学习修改楚狂人的文件过滤驱动的疑惑
刚刚接触文件系统过滤,看了楚狂人的教程,有一定收获。 因为它只支持FAT文件系统,我把它稍稍修改了一下同时支持NTFS(因为刚刚学习) 可是问题来了,在NTFS下有时候能正常解密,有时候不能 ......
wucc007isyou 嵌入式系统
请教34063升压扩流
最近做了个用34063的升压扩流电路(如下图),输入5V/500mA, 希望输出9V,输出电流尽量大,请教大家指导指导,哪些参数需要调整:谢谢90316...
fjzhang10 电源技术
转让搁置全新的2410(带VGA,TV输出)开发板
以前因有一个产品想用2410的,所以买了来打算当开发板使用的,但开发板买来后产品却没做了, 于是这个开发板就一直搁置在那,所有的包装材料都还在,当时拿到手后只通过一次电确认板子OK 58474 ......
sjgsjg 淘e淘
【设计工具】Virtex-5 设备的SEU策略
  单次事件的颠覆很可能形响到大多数的数宇电子电路。赛灵思很严肃地对待SEU问题,设计设备时充分考虑了如何降低对这些辐射引起的事件的敏感性。因为赛灵思也意识到SEU在商用和实用限制内是不 ......
GONGHCU FPGA/CPLD
今天上午10点直播【TI 工业多协议通信应用中的优化解决方案】
研讨会将介绍AMIC110的性能以及作为工业通信用芯片的优点、AMIC110 支持的10多个工业协议, 以及如何实现不需要DDR的解决方案,还将讲解如何将固件运行在可编程实时硬件加速器(PRU)同时软件栈 ......
EEWORLD社区 TI技术论坛
部署SqlCe
我已经懂得怎么生成.net compact项目的安装文件了,如果pocket pc已经存在SQLCE,那么运行没有问题。但是当pocket pc没有SQLCE的时候,我却无能为力,请问怎么一起部署这两个东西到真正的 ......
chenquan 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2115  352  114  515  2257  17  37  33  40  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved