电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510JCA-ABAG

产品描述osc prog 1.8V lvds 20ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510JCA-ABAG概述

osc prog 1.8V lvds 20ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
用同步的低频时钟去读串转并以后的数据会不会有问题
数据串转并,用串行的时钟通过DCM产生一个和并行数据同频的时钟,然后用这个时钟读并行数据会不会存在问题,能满足SETUP/HOLDUP要求么。...
eeleader FPGA/CPLD
BSL初始化失败!
我是MSP430新手一枚,玩了两天msp430f149两三天,今天在写一个NMI实验的时候,我以为要接一个按键到RST/NMI端口上的,然后由于失误,把5V的电源直接接了上去,发现后就拔掉了,从这以后下载程序 ......
18780176718 微控制器 MCU
TI LM3S8962开发板免费试用名单公布!(第一批)
先公布第一批,由于大家的项目申请都各有特色,其他名单还在紧张选择中,请稍后一些时间: 44157 :) 希望得到板子的朋友,多多贡献自己的心得,为之后使用的朋友铺好路。 没有获 ......
EEWORLD社区 微控制器 MCU
初学 altium 15 分割内电层 怎么画啊?
按照论坛查到的打开内电层,place---- line, ad15可以直接在内电层上画出分割区域,怎么我按照P>>L,直接画出来的效果是个框啊?双击区域也没有效果。 ...
zqdl8 PCB设计
贴几张机器人的照片---勾起你DIY机器人的欲望
6024960250602516025260253602546025560256602576025860259 大家都知道,中国的工业自动化技术在世界上来看还是很落后的,我自己的理解是因为三个原因:第一,可能是教育部门不是很重视,第 ......
wanghongyang 机器人开发
裸奔2440 遇到的一个郁闷GPIO问题
//------------------------------------------------------------------------------------------------- // 作者:wogoyixikexie@gliet //论坛账号:gooogleman (经常在CSDN出没) // 版 ......
gooogleman 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2930  919  1021  654  2011  5  52  53  27  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved