电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511MAA-BBAG

产品描述osc prog 3.3V cmos 50ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

511MAA-BBAG概述

osc prog 3.3V cmos 50ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
windows下能开发linux的驱动嘛?
我是初学者,不想装linux,不知道有没有办法在windows下开发linux的驱动啊,那位知道的蝈蝈帮忙指点下,谢谢...
liwenjie518 Linux开发
DSP包含BIOS系统工程编译出错!
用CCSv4.0编译包含bios系统的工程,出现如下错误: fatal error: file "D:/Program Files/Texas Instruments/bios_5_41_02_14/packages/ti/bios/lib/bios.a28FP<clk.o28FP>" specifies ISA ......
lichengyuan11 DSP 与 ARM 处理器
TMS320C2X/C5X应用中断函数
中断函数 在定点C编译器中,中断可以用C函数直接处理。每个中断采用固定的程序名。如下所示 c_int0 系统复位中断 c_int1 外部中断0 c_int2 外部中断1 c_int3 外部中断2 c_int4 内 ......
Aguilera DSP 与 ARM 处理器
电影《成事在人》
这个星期凤凰卫视中文台的栏目《凤凰大视野》在放《自由战士——曼德拉》,使我想起了看过的一部电影,前两天翻出来又看了一遍。 哪位可知道凤凰卫视放的第二集的片尾曲是什么歌曲?哪位能提供 ......
wangfuchong 聊聊、笑笑、闹闹
说多都是泪,设计的路上只能相信自己
你是不是曾经遇到这种情况,在做电路设计的时候,想要看看参考设计,然后百度出来的参考电路却妥妥的坑了你一把。我当年读书时代就曾碰到百度出来的参考电路有问题,导致我的东西弄出来运行一直 ......
okhxyyo 聊聊、笑笑、闹闹
CANOpen网关连接汇川变频器案例
第一步,首先新建一个工程,添加主站设备,如下图424918第二步,导入汇川变频器的EDS 文件,如下两个图:424921424925 第三步,添加从站设备,如下图: 424929第四步:设置站地址,如图: ......
开疆智能自动化 电机控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1042  1729  509  401  1461  45  26  58  48  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved