电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511MBB-ABAG

产品描述osc prog 3.3V cmos 25ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

511MBB-ABAG概述

osc prog 3.3V cmos 25ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
请问我的交叉编译器支持软浮点吗?
最近要在我的ARM平台上运行一个FFT程序,要求很快。由于是双精度浮点运算,我的芯片是S3C2440,没有硬浮点。 我查阅了相关资料,都说在编译时使用 arm-linux-gcc -msoft-float file.c -o file ......
高手中的高手 嵌入式系统
dsPIC33FJ128MC506的ADC中断问题
看书上的程序,一直没有看到有ADC的中断,在AD采样程序中,有对DMA0的中断使能,但是没有对ADC的中断使能。 1、对于AD1CON2的SMPI 248367 ......
lene Microchip MCU
S1D13522 IC怎样安装在板子上(EPSON E ink的IC)
(EPSON E ink的IC) S1D13522 IC怎样安装在板子上 这是一块芯片,配套的板子怎么解决?...
dayu1994 嵌入式系统
学画4层PCB+说出你的创意
本有一个提议想论坛组织一些大牛画一个4层到8层的电路板,并从原理图到PCB的绘制,全面透明,大家可以参与讨论并提出自己的建议。 最终做出成品,可以奖励发言积极者,或者组织申 ......
908508455a PCB设计
FileSys failure in FSMapMemory,可能是什么原因引起的?
做wince5.0BSP开发,debug模式下,运行系统时,会在debug窗口出现以下错误, 然后退出,不知是什么原因引起的,有没有人帮我指点一下,分不是问题,多谢 4294767746 PID:63fc9bfa TID:63fc9b ......
gmy800101 嵌入式系统
__sqrt 和 CLAsqrt区别
请问CLA中 用 __sqrt 和 CLAsqrt有什么区别吗? 编译后,CLAsqrt占用的空间比 __sqrt 多12个字节。 interrupt void Cla1Task6 ( void ) { A=CLAsqrt(B); A=__sqrt(B); } ......
wellsking 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1510  364  806  1536  2525  23  56  25  11  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved