电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510KAA-CAAG

产品描述osc prog 1.8V cmos 50ppm 5x7mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510KAA-CAAG概述

osc prog 1.8V cmos 50ppm 5x7mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
EEWORLD大学堂----机器人学
机器人学:https://training.eeworld.com.cn/course/4727本课程旨在提供机器人学之专业知识,让同学深入了解机器人的内涵,课程以多轴机器人系统为主,详细介绍其定义、系统架构、静力结构限制 ......
老白菜 机器人开发
MSP430G2755 存储的一个数 段丢失什么原因?
用MSP430G2755 的信息存储器C段(0x1040)进行数据保存,对电源进行开关操作,发现该段的数据被擦除,但是B段,D段里面的信息没有被擦除,请问知道什么原因吗? ...
火辣西米秀 微控制器 MCU
如何加载驱动!!!!!
请问各位,我编好了1个iic设备的驱动(.h和.c)后,怎么能把它加载到xworks中呢 都有什么方法,请高人详解 还有就是xxDRV()和xxDevCreate() 一般用在什么地方来注册设备...
yangyali314 嵌入式系统
verilog语言小节,适合忘记时翻翻
是看一份资料小结的,图传不上来,以后能有个人空间了再传吧,(北航夏宇闻的书不错)。 一:基本 Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE, ......
FPGA小牛 FPGA/CPLD
夏祭り -- 夏天跳舞,吃喝,玩乐晚会
日本到了夏天,就喜欢搞这个活动。 找一公园,大公园挨个弄,小公园有也never放过 在公园中间搭个高台,台上正中放打鼓,大鼓周围能围上一排人,跳舞用的。 高台周围是空地,给大家跳舞用的 ......
5525 聊聊、笑笑、闹闹
菜鸟求51单片串口编程中断方式发送字符串代码!!
单片机为51单片机,编程语言为Keil C51 问题如下: 我从串口接收6字节的字符串,然后将其原封不动的发还给源端,因为主程序机时的限制,无法用查询方式发送,必须在串口中断中发送。 问题急 ......
milanmaldini 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 919  33  2661  2535  2718  59  49  39  57  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved