电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511SBB-ABAG

产品描述osc prog 1.8V cmos 25ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

511SBB-ABAG概述

osc prog 1.8V cmos 25ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
PCB分层堆叠在控制EMI辐射中的作用和设计技巧
PCB分层堆叠在控制EMI辐射中的作用和设计技巧作者:RickHartley高级PCB硬体工程师AppliedInnovationInc.  PCB堆叠多电源层的设计总结  解决EMI问题的办法很多,现代的EMI抑制方法包括:利用 ......
yfee FPGA/CPLD
感谢团购TI 430 LaunchPad的网友,让EEWORLD成长
这几天感觉经历了很多,心情也像过山车,起起伏伏。 当初策划团购25元的430LaunchPad开发板活动,内部也很兴奋,觉得这是EEWORLD回馈网友的一个好机会,大家可以一起热闹、一起High。而事情 ......
向农 微控制器 MCU
Magic Blue魔幻灯泡酷玩和拆机【eeworld首发】
拿到eeworld-eric寄来的Magic Blue魔幻灯泡,试了下功能不禁大赞这个创意的想法。下面先让大家看看操作效果视频。随后一起拆机分析其原理,从而借鉴学习。 1、 操作效果篇 http://play ......
眼大5子 以拆会友
哥们刚做好的光控继电器
哥们刚做好的光控继电器,PROTEL99SE格式.晚上上照片....
西门 DIY/开源硬件专区
【转帖】一文读懂晶体生长和晶圆制备
晶圆是如何生长的?又是如何制备的呢?本文的主要内容有:沙子转变为半导体级硅的制备,再将其转变成晶体和晶圆,以及生产抛光晶圆要求的工艺步骤。这其中包括了用于制造操作晶圆的不同类型的描 ......
皇华Ameya360 模拟电子
CCS 6新建TMS320F2812工程,烧写到Flash,及从Flash移动到RAM执行程序
PDF中的内容为教程 zip压缩包为我自己新建的一个示例工程,CCS6中编译通过。建议先下载pdf跟着操作,最后有问题再查看zip中的内容。 249661249662 ...
东风唯笑 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2555  990  1045  1706  1049  18  45  33  59  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved