电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

511AAB-ABAG

产品描述osc prog 3.3V lvpecl 50ppm 3.2x5
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

511AAB-ABAG概述

osc prog 3.3V lvpecl 50ppm 3.2x5

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
嵌入式系统应用-巴西上空的蜻蜓
巴西世界杯正在如火如荼的进行,各个国家队为了取得好成绩都在加紧训练,然而在这样的紧张气氛下,法国队的训练场上却发生了一件让人哭笑不得的事情。一位球迷由于无法观看比赛,于是操控一架无 ......
oliverzhang 综合技术交流
请问STM32有没有军工级的芯片,能在-55度温度下正常工作的
如题,谢谢,咱们常用的都是-40度的...
wudayongnb stm32/stm8
移植人脸识别程序到ARM处理器
本人有人脸识别的源代码,需要移植到ARM处理器,希望能够找到人脸识别方面的朋友共同讨论切磋技术问题。...
alice84 ARM技术
Cyclone2的ep2c8怎么向外部ADC提供时钟呢
想给外部的一个高速ADC提供,FPGA的时钟是CLK0外接晶振提供的,可以直接从PLL_OUT引脚输出么? 输出的频率应该怎么设置呢? ...
katherine155 FPGA/CPLD
求关于ADUC7020程序下载的问题。。。
174932174930这是部分电路图,使用ARMWSD下载程序到ADUC7020,现在下载不进去,有遇到过这个问题的吗?介绍介绍经验,除了那个常见问题中提到的原因,还有什么原因啊!!!谢谢!!!...
开始or结束 ADI 工业技术
学习心得:PWM模块的学习和使用
最近在使用TI的stellaris的芯片,项目主要用来做系统的控制模块,M3的外设基本都用到了,后面一点点总结各个模块简单的用法,并附上之前搜集和学习的资料,方便大家学习特别适合新手的入门学习 ......
zyc1 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2263  2405  1228  436  2196  46  49  25  9  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved