电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510PAA-ABAG

产品描述osc prog 2.5V cmos 50ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510PAA-ABAG概述

osc prog 2.5V cmos 50ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
如何Hold住所有线性电源指标(四)
交流特性 虽然我们在讨论直流电源,但是这些电源的输出并不是纯直流。输出会有一些交流成分。对于某些应用而言,输出中较大的交流成分会对电路产生意想不到的影响,所以有助于了解残余交流成 ......
Jack_ma 测试/测量
安信可ESP-S3-12K(四)----来个esp-box效果
嗯,效果这就来了,对于点屏菜鸟来说,也不是那么顺利,主要有这样的效果 失败一:高度宽度错了 580600 失败二:颜色反转了 580601 失败三: X轴字体镜像了。 580602 不过问 ......
RCSN 国产芯片交流
【讨论】运放工艺对性能的影响
我在使用运放过程中,发现有很多种工艺比如说CMOS运放,JFET输入运放等等。 我希望有强人能够分享下:运放都有哪些工艺,这些工艺对运放的性能有什么影响?以及哪些影响? 希望大家多多指教...
zhengenhao 模拟电子
用单片机制作多频显示器信号源有程序
用单片机制作多频显示器信号源有程序 264398 264399 ...
yjtyjt 51单片机
【晒样片】+ 正在寄送中
上次发帖是订单正在审核中,今天再看已是正在寄送中,有网友说可能被拒,因为申请的数量是5PCS数量太多被拒肯能性很大。这也是第一次在TI官网申请样品,以前都是直接TI打样的。我觉得至于数量应 ......
ou513 TI技术论坛
有效率比较高些的现场总线推荐吗?
CAN 的速率最高只有 1 Mbps, 而且一個數據包只能傳輸 8 Bytes 數據,如果需要控制一臺 7 軸機械臂,我們希望一次發送 7 個關節的位置數據和速度、加速度等參數,每個數據爲一個 float 型,佔用 ......
wangxz123 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1579  2304  105  1764  649  14  48  40  28  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved