电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510QAB-AAAG

产品描述osc prog 2.5V cmos 50ppm 5x7mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510QAB-AAAG概述

osc prog 2.5V cmos 50ppm 5x7mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
“创新国家队”无IC设计公司入选受置疑
 随着系统级芯片(SoC)时代的到来,核心IC的功能越来越强大,在整机系统中所占比重越来越大,核心IC设计和系统设计趋于重合。也就是说,随着SoC所需要的外围电路越来越少,整机产品技术创新主要 ......
fighting FPGA/CPLD
谁有13年国赛倒立摆的程序
最近研究PID控制倒立摆,但是学的有点蒙,有没有大神发一个倒立摆的程序让我学习学习,或者给个思路,怎么用PID控制的 ...
a1043503402 单片机
有关USB等的几个简单问题
目标机平台是PXA270+WINCE5.0。 1、目标机可以识别U盘,可以从U盘拷贝文件至目标机,也可以从PC机拷贝文件至U盘,但是无法从目标机拷贝文件至U盘,没有出现文件拷贝进度条,进入假死状态,拔 ......
reggie0210 嵌入式系统
模拟设计与验证工具现状
大约从20世纪80年代起,就有许多业内专家宣称模拟电路已走进死胡同,而数字应用将在电子世界中大放异彩,包括用在通信上的集成电路(integrated circuits,ICs)。在现实中,当然,现代化的通信 ......
songbo 模拟电子
无线协议同步时隙的编写
问题描述比较罗嗦,请各位受累看下! 我用的是CC2510,用睡眠定时器实现时隙定时。完整的时隙是40ms,主机方面,前10ms发送握手数据,后30ms接收从机数据。从机方面,在第一次接收到握手数据 ......
wangxueyuan 嵌入式系统
电路杂谈之触摸报警
这是由两个555定时器构成的电路,IC1接成单稳态电路,IC2接成多谐振荡电路,当手指碰到触摸板M时,IC1的2脚被加上了一个触发脉冲,其3脚就会输出一个单稳态的脉冲,该脉冲持续时间有R2与C1 ......
ywlzh 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 218  272  746  2020  578  38  15  29  36  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved