电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510GCB-ABAG

产品描述osc prog 2.5V cmos 20ppm 3.2x5mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510GCB-ABAG概述

osc prog 2.5V cmos 20ppm 3.2x5mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
中国物联网产业发展要耐得住寂寞 切忌过分乐观孤注一掷
中国物联网产业发展要耐得住寂寞 切忌过分乐观孤注一掷 核心提示: 从目前物联网产业发展来看,物联网产业的推动主要还是国有大中型企业。其产业发展的核心还是致力于智慧城市建设相关领域, ......
爱心 工业自动化与控制
TI 无线连接技术选择指南
选择合适的无线连接技术从一开始就是一个关键的设计决策。这决定了应用的协议互操作性、距离、稳健性和用例。本选 择指南将引导您了解几个关键的决策要求,让我们从下表开始,简要了解各种无线 ......
Jacktang 无线连接
基于FPGA的数字频率计需要那些元件??
如题,拜谢了!!!...
骑猪上月球 FPGA/CPLD
关于STM串口在高波特率下的收发问题
搞了许久的问题终于解决了,真的是好久好久好久好久。。。 首先感谢soso姐,感谢huo_hu,感谢chunyang的帮助,真的很感谢。 下面说说问题所在 项目第一步是搞一个数据收发,最简单不过 ......
小小小小菜鸟 stm32/stm8
BeagleBone-Black板子变砖了咋办?
看到BeagleBone-Black板子的团购消息很是高兴,团购了一块不知道什么时候发货等待中.......听朋友说这板子的底面有个JTAG的插座没焊,这个座是个贴片的座不是很好买。建议EEWorld顺便发个座来。 ......
bigbat DSP 与 ARM 处理器
向大师求教关于WDK中build时的警告
最近用WDK7600编译驱动时发现会出现一个Warning.但并不产生.wrn文件,Prefast里也没有任何警告.查了半天发现build时不带任何参数,即在没有编译任何文件的情况下也出现1个Warning.请问哪位大师知 ......
ssnh6688 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1374  3  1956  595  424  1  40  35  36  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved