电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510ECA-CBAG

产品描述osc prog 2.5V lvpecl 20ppm 3.2x5
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510ECA-CBAG概述

osc prog 2.5V lvpecl 20ppm 3.2x5

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
如何设计一个电子称啊
在很多电子竞赛中,要求物体的质量的测量,但自己做的应变片组成的称重传感器精度很难达到题目设定的要求,又没有什么解决方案...
沐阳 DIY/开源硬件专区
哪里能买到eZ430-Chronos-433无线手表
收一个eZ430-Chronos-433运动手表,要433MHZ的,求二手或者全新的,新手学习使用,非常感谢。 ...
p0tty 淘e淘
申请LM3S8962开发 LED控制器
申请免费使用LM3s8962评估套件...
dormi330 微控制器 MCU
求助mcm6264
我现在要做一个数据采集系统,前面的采集都已经出来了,但在存储的问题上还不会.存储器用到mcm6264.现在的问题是要就用地址玛来控制显示某一个时刻所采集的信号.哪位大哥帮帮忙,小弟万分感谢!!!!! ......
shuiyuan DSP 与 ARM 处理器
西安电子科技大学——孙永强之TI 美国行
西安电子科技大学——孙永强TI 美国行旅行记录(11月27日) 从美国回来已有两天,短暂的四天旅行令我实在难以忘怀,在美国度过的点点滴滴都已深深印入我的脑海。这次TI美国行我们乘坐豪华轿 ......
EEWORLD社区 电子竞赛
STM8外中断有问题?????
本帖最后由 hificwc 于 2014-7-16 17:53 编辑 STM8外中断只能唤醒一次,为什么?? #include "iostm8s003f3.h" #define nop() asm("nop") #define K1 PD_IDR_IDR4 //按键 #define ......
hificwc stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 787  206  1012  2930  224  43  28  15  41  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved