电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510RCB-CAAG

产品描述osc prog 1.8V cmos 20ppm 5x7mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510RCB-CAAG概述

osc prog 1.8V cmos 20ppm 5x7mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
mv与dB的对应关系
mv与dB的对应关系这个我知道,但这个多少mv是指峰峰值还是有效值啊?我现在测一个调制波形峰峰值为80mv左右,频谱测得为-26dB左右,这样对么??求指导...
xxhhzz 无线连接
EEWORLD下载中心热力上线,岂能无礼!
如果你有一个苹果,我也有一个苹果,彼此交换,还是各有一个苹果;但是倘若如果你有一份资料,我有另一份资料,彼此分享,那么我们就各有两份资料!现在,翻出您珍藏的压箱底技术资料,来下载中 ......
EEWORLD社区 综合技术交流
快速格式化和普通格式化有什么区别?
今天在学习Linux,里面讲解到了文件,看到一个大家应该也挺常用的功能,就是格式化。不管格式化U盘,SD卡还是硬盘,那么每次格式化的时候,大家是不是都会把快速格式化的选型勾起来,那么大家知 ......
buildele 聊聊、笑笑、闹闹
基于F103与X-NUCLEO-IKS01A3的计步手环之唤醒功能
本帖最后由 sylar^z 于 2019-8-11 21:19 编辑 本次计步手环设计基于F103核心板与X-NUCLEO-IKS01A3传感器开发板。唤醒功能通过X-NUCLEO-IKS01A3上的LIS2DW12传感器来实现。 LIS2DW12是 ......
sylar^z ST传感器与低功耗无线技术论坛
DSP中的数据段定义与含义
C程序的代码和数据如何定位 1,系统定义: .cinit 存放C程序中的变量初值和常量; .const 存放C程序中的字符常量、浮点常量和用const声明的常量; .switch 存放C程序中switch语句的跳针表; ......
Aguilera DSP 与 ARM 处理器
pcb覆不同形状的铜;
请问大家有谁知道,PCB板覆圆形的铜,怎么办? ...
钟运飞 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 339  1176  2929  1026  1203  17  29  1  49  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved