电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3666L10PF9

产品描述FIFO, 4KX36, 6.5ns, Synchronous, CMOS, PQFP128, TQFP-128
产品类别存储    存储   
文件大小385KB,共39页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT72V3666L10PF9概述

FIFO, 4KX36, 6.5ns, Synchronous, CMOS, PQFP128, TQFP-128

IDT72V3666L10PF9规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明LFQFP,
针数128
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间6.5 ns
其他特性MAIL BOX BYPASS REGISTER
周期时间10 ns
JESD-30 代码R-PQFP-G128
JESD-609代码e0
长度20 mm
内存密度147456 bit
内存宽度36
湿度敏感等级3
功能数量1
端子数量128
字数4096 words
字数代码4000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4KX36
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)3.45 V
最小供电电压 (Vsup)3.15 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
3.3 VOLT CMOS TRIPLE BUS SyncFIFO
TM
WITH BUS-MATCHING
2,048 x 36 x 2
4,096 x 36 x 2
8,192 x 36 x 2
IDT72V3656
IDT72V3666
IDT72V3676
FEATURES
Memory storage capacity:
IDT72V3656 – 2,048 x 36 x 2
IDT72V3666 – 4,096 x 36 x 2
IDT72V3676 – 8,192 x 36 x 2
Clock frequencies up to 100 MHz (6.5ns access time)
Two independent FIFOs buffer data between one bidirectional
36-bit port and two unidirectional 18-bit ports (Port C receives
and Port B transmits)
18-bit (word) and 9-bit (byte) bus sizing of 18 bits (word) on
Ports B and C
Select IDT Standard timing (using
EFA
,
EFB
,
FFA
, and
FFC
flag
functions) or First Word Fall Through Timing (using ORA, ORB,
IRA, and IRC flag functions)
Programmable Almost-Empty and Almost-Full flags; each has
five default offsets (8, 16, 64, 256 and 1,024)
Serial or parallel programming of partial flags
Big- or Little-Endian format for word and byte bus sizes
Loopback mode on Port A
Retransmit Capability
Master Reset clears data and configures FIFO, Partial Reset
clears data but retains configuration settings
Mailbox bypass registers for each FIFO
Free-running CLKA, CLKB and CLKC may be asynchronous or
coincident (simultaneous reading and writing of data on a single
clock edge is permitted)
Auto power down minimizes power dissipation
Available in a space-saving 128-pin Thin Quad Flatpack (TQFP)
Pin and functionally compatible versions of the 5V parts,
IDT723656/723666/723676
Pin compatible to the lower density parts, IDT72V3626/3636/3646
Industrial temperature range (–40°C to +85°C) is available
°
°
FUNCTIONAL BLOCK DIAGRAM
MBF1
CLKA
CSA
W/RA
ENA
MBA
LOOP
MRS1
PRS1
Mail 1
Register
Output Bus-
Matching
Output
Register
Input
Register
Port-A
Control
Logic
18
B
0
-B
17
36
RAM ARRAY
2,048 x 36
4,096 x 36
8,192 x 36
36
FIFO1,
Mail1
Reset
Logic
36
Port-B
Control
Logic
Write
Pointer
Read
Pointer
CLKB
RENB
CSB
MBB
SIZEB
FFA/IRA
AFA
FS2
FS0/SD
FS1/SEN
A
0
-A
35
EFA/ORA
AEA
FIFO1
Status Flag
Logic
Common
Port
Control
Logic
(B and C)
EFB/ORB
AEB
Programmable Flag
Offset Registers
13
FIFO2
Timing
Mode
BE
Status Flag
Logic
Read
Pointer
Write
Pointer
FIFO2,
Mail2
Reset
Logic
Input Bus-
Matching
Input
Register
18
FWFT
FFC/IRC
AFC
MRS2
PRS2
36
RT1
RTM
RT2
Output
Register
FIFO1 and
FIFO2
Retransmit
Logic
36
RAM ARRAY
2,048 x 36
4,096 x 36
8,192 x 36
Mail 2
Register
36
C
0
-C
17
CLKC
WENC
MBC
SIZEC
4665 drw01
Port-C
Control
Logic
MBF2
IDT and the IDT logo are trademarks of Integrated Device Technology, Inc. The SyncFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
1
2003
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
NOVEMBER 2003
DSC-4665/4
那些造芯片要用的设备们(转载与整理)
1、单晶炉230014 230015 设备名称:单晶炉。 设备功能:熔融半导体材料,拉单晶,为后续半导体器件制造,提供单晶体的半导体晶坯。 主要企业(品牌): 国际:德国PVA TePla AG公司、日 ......
snoweaglemcu 综合技术交流
LPC1500体验+4.UART
本帖最后由 白丁 于 2014-8-14 23:09 编辑 1、在开关矩阵中给RXD和TXD分配引脚,设置系统时钟、主时钟、和UART时钟分频SystemCoreClockUpdate(); Init_UART0_PinMux(); 2、全局定义3、定 ......
白丁 单片机
【藏书阁】数字图像处理
39299...
wzt DSP 与 ARM 处理器
MSP430 Main Memory Bootloader 介绍
在MSP430G2xx 中实际上具有一个ROM版本的BSL(Bootloader) ,但是这个BSL仅仅支持外部MCU通过UART进行在线升级,而且而且所有的协议全部固化,无法进行修改或者更改其他接口方式进行升级操作。所 ......
Aguilera 微控制器 MCU
[GD32F350]第二弹:USART相关
本帖最后由 wo4fisher 于 2018-9-3 20:51 编辑 1、colibri_350共有两个USART外设,在板上USART0连接到了PA9(Tx)&PA10(Rx),然后排针TTL电平引出,USART1在CPU引脚PA2(Tx)&PA3(Rx)引出到ch340 ......
wo4fisher GD32 MCU
ADS软件仿真贴汇总
ADS应用详解-射频电路设计与仿真 这是一份儿详细资料 电路设计、仿真与PCB设计——从模拟电路、数字电路、射频电路、控制电路到信号完整. 这是一份链中🔗 来自下载中 ......
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 44  437  33  2300  1879  39  45  5  47  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved