电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71T016SA12BF4

产品描述Standard SRAM, 64KX16, 12ns, CMOS, PBGA48
产品类别存储    存储   
文件大小138KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT71T016SA12BF4概述

Standard SRAM, 64KX16, 12ns, CMOS, PBGA48

IDT71T016SA12BF4规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
Reach Compliance Codenot_compliant
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码R-PBGA-B48
JESD-609代码e0
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
端子数量48
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码FBGA
封装等效代码BGA48,6X8,30
封装形状RECTANGULAR
封装形式GRID ARRAY, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5 V
认证状态Not Qualified
最大待机电流0.005 A
最小待机电流2.38 V
最大压摆率0.09 mA
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距0.75 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
Base Number Matches1

文档预览

下载PDF文档
2.5V CMOS Static RAM
for Automotive Applications
1 Meg (64K x 16-Bit)
Features
x
x
IDT71T016SA
Description
The IDT71T016 is a 1,048,576-bit high-speed Static RAM organized
as 64K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs for automotive applications.
The IDT71T016 has an output enable pin which operates as fast as
6ns, with address access times as fast as 12ns. All bidirectional inputs and
outputs of the IDT71T016 are LVTTL-compatible and operation is from a
single 2.5V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71T016 is packaged in a JEDEC standard a 44-pin Plastic
SOJ, 44-pin TSOP Type II, and a 48-ball plastic 7 x 7 mm FBGA.
x
x
x
x
x
x
64K x 16 advanced high-speed CMOS Static RAM
Equal access and cycle times
— Automotive: 12/15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 2.5V power supply
Available in 44-pin Plastic SOJ, 44-pin TSOP, and 48-Ball
Plastic FBGA packages
Functional Block Diagram
OE
Output
Enable
Buffer
A
0
– A
15
Address
Buffers
Row / Column
Decoders
I/O
15
Chip
Enable
Buffer
Sense
Amps
and
Write
Drivers
8
Low
Byte
I/O
Buffer
8
8
High
Byte
I/O
Buffer
8
CS
I/O
8
WE
Write
Enable
Buffer
64K x 16
Memory
Array
16
I/O
7
I/O
0
BHE
Byte
Enable
Buffers
BLE
6473 drw 01
AUGUST 2004
1
©2004 Integrated Device Technology, Inc.
DSC-6473/00
EVC下怎样输出DWORD?
试过转成CString再输出,但是不行。错误提示是:cannot convert parameter 1 from 'char ' to 'constunsigned short *'那应该要怎样输出呢??...
shuorirongjin 嵌入式系统
Ndis hook 自定义 ReceivePacket 就 蓝屏!为什么??
NDIS,HOOK了那个receivepacket函数,就蓝屏.为什么呢?代码如下: pOpenBlock = ((PNDIS_OPEN_BLOCK *)pProtocolBlock); m_pReceivePacket=pOpenBlock->ReceivePacketHandler; ......
hjyhjony 嵌入式系统
【汇总】EEWorld邀你来拆解(第四期):热门充电宝大拆解
活动详情:https://bbs.eeworld.com.cn/thread-1200246-1-1.html 拆解汇总: @秦天qintian0303 【EEWorld邀你来玩拆解】华为快充充电宝10000mAh @btty038 【EEWorld邀 ......
okhxyyo 电源技术
TMS的晶振是25MHZ,要它工作在100MHZ下,该怎么初始化
TMS的晶振是25MHZ,要它工作在100MHZ下,该怎么初始化?...
gfchen1819 DSP 与 ARM 处理器
【工程源码】给NIOS II CPU增加看门狗定时器并使用
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 配置看门狗定时器: 1. 设置计时溢出时间为1秒 2. 计数器位宽为32位 3. 勾 ......
小梅哥 FPGA/CPLD
C语言编程中易犯错误汇编
C语言的最大特点是:功能强、使用方便灵活。C编译的程序对语法检查并不象其它高级语言那么严格,这就给编程人员留下“灵活的余地”,但还是由于这个灵活给程序的调试带来了许多不便,尤其对初学 ......
tiankai001 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 972  2873  951  944  2150  32  28  27  45  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved