电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB349M000BG

产品描述LVPECL Output Clock Oscillator, 349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB349M000BG概述

LVPECL Output Clock Oscillator, 349MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB349M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率349 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
PIC96J60网络通信
各位大家好,请问利用microchip公司提供的TCP/IP协议栈,是否能够实现并发服务器的设计?现在的情况是1个客户端能够和1个服务器相互连通,但是2个以上的客户端连服务器的时候,只能1个客户端连 ......
wangver Microchip MCU
关于uart超级奇怪的问题
太奇怪了,向SBUF0写数后TI不置1是为何?uart用的是方式1,你们以前遇到过这个问题吗?是什么原因造成的呢?程序片段如下: while(1) { SBUF = 0xbb; ......
luoweiliang1982 嵌入式系统
中国贫富差别太大了,所有才有这么多极端现象出现!
幸亏我们心理耐力挺强的,否则早就跳了!...
eeleader 工作这点儿事
关于lpc17xx初始化文件的问题
从官网下载的外设初始化文件,比如说uart.h,uart.c,代码很长,内容很多,而在网上下载的例程里面uart.h,uart.c里面内容很少,请问这是简化了吗,其他删除的部分不需要了?...
jickson911 NXP MCU
【CN0213】适合过程控制应用的完整高速、高共模抑制比(CMRR)精密模拟前端
电路功能与优势工业过程控制系统中的信号电平通常为以下几类之一:单端电流(4 mA至20 mA)、单端差分电压(0 V至5V、0 V至10 V、±5 V、±10 V)或者来自热电偶或称重传感器等传感器的小信号输 ......
EEWORLD社区 ADI 工业技术
研2学生申请开发板
一直期待使用赛灵思公司的开发板,使用过程中能记录下自己的心得供大家分享...
sd6863959 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1910  2111  1261  2659  763  56  38  44  58  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved