电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA1344M00DG

产品描述LVDS Output Clock Oscillator, 1344MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA1344M00DG概述

LVDS Output Clock Oscillator, 1344MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA1344M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1344 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
msp430f5529 rtos 无法驱动spi
使用msp430f5529运行ti-rtos驱动spi仿真发现从spi的RXBUF中有数据,程序运行时无法跳过SPI_transfer(),运行到__no_operation();。 主要的taskFxn函数如下。 void pm25ld020taskFxn(UArg ......
CY 微控制器 MCU
如何用AT命令gprs modem拨号上网?其他程序怎么使用这个拨号连接?急!!
如何用AT命令modem拨号上网?其他程序怎么使用这个拨号连接?急!! 串口的通信的可以通过。ATI0... 但是无法建立连接。 另外,建立连接后,其他程序,比如IE怎么利用 ......
liss6000 嵌入式系统
wince Nor flash驱动求助
我的平台是pxa270+Wince5.0. 我们原来使用的是64M(32bit)的Intel P30 flash,现在为了扩大flash容量,同时不增加成本,因此要改成使用1MB NorFlash(16bit)+2GB的iNand,小Nor使用的是SST的 ......
啸月 嵌入式系统
问关于逆变器用PFC的保护电路设计?
最近做一个逆变器用1200W PFC 用UC3854加无源无损吸收,有两个问题: 一、PFC一般要加什么保护,其中最重要的是哪些?由于本设计电路板面积受限,拟只做输出过压,和过热保护可以否? 二、UC ......
bluesskkyy 电源技术
车载领域有谁在用瑞萨的MCU和SOC呀?
各位,有志同道合朋友请留言,一起来讨论讨论。 ...
zoezou 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2231  166  2621  740  2151  34  5  14  37  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved