电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MK2049-45ASILF

产品描述clock generators & support products 3.3 volt communica. clock vcxo pll
产品类别半导体    其他集成电路(IC)   
文件大小98KB,共10页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 选型对比 全文预览

MK2049-45ASILF在线购买

供应商 器件名称 价格 最低购买 库存  
MK2049-45ASILF - - 点击查看 点击购买

MK2049-45ASILF概述

clock generators & support products 3.3 volt communica. clock vcxo pll

文档预览

下载PDF文档
DATASHEET
3.3 VOLT COMMUNICATIONS CLOCK PLL
Description
The MK2049-45A is a dual Phase-Locked Loop (PLL)
device which can provide frequency synthesis and jitter
attenuation. The first PLL is VCXO based and uses a
pullable crystal to track signal wander and attenuate input
jitter. The second PLL is a translator for frequency
multiplication. Basic configuration is determined by a
Mode/Frequency Selection Table. Loop bandwidth and
damping factor are programmable via external loop filter
component selection.
Buffer Mode accepts a 10 to 50 MHz input and will provide
a jitter attenuated output at 0.5 x ICLK, 1 x ICLK or 2 x
ICLK. In this mode the MK2049-45A is ideal for filtering jitter
from high frequency clocks.
In External Mode, ICLK accepts an 8 kHz clock and will
produce output frequencies from a table of common
communciations clock rates, CLK and CLK/2. This allows
for the generation of clocks frequency-locked to an 8 kHz
backplane clock, simplifying clock synchronization in
communications systems.
The MK2049-45A can be dynamically switched between T1,
E1, T3, E3 outputs with the same 24.576 MHz crystal.
IDT can customize these devices for many other different
frequencies. Contact your IDT representative for more
details.
MK2049-45A
Features
Packaged in 20-pin SOIC
3.3 V + 5% operation
Meets the TR62411, ETS300 011, and GR-1244
specification for MTIE, Pull-in/Hold-in Range, Phase
Transients, and Jitter Generation for Stratum 3, 4, and 4E
Accepts multiple inputs: 8 kHz backplane clock, or 10 to
50 MHz
Locks to 8 kHz + 100 ppm (External mode)
Buffer Mode allows jitter attenuation of 10 - 50 MHz input
and x1 / x0.5 or x1 / x2 outputs
Exact internal ratios enable zero ppm error
Output rates include T1, E1, T3, E3, and OC3
submultiples
Pb (lead) free package
See also the MK2049-34 and MK2049-36
Block Diagram
R
SET
ISET
C
P
C
S
R
S
CAP2
C
L
CAP1 X1
C
L
Optional Crystal Load Caps
External Pullable Crystal
X2
ICLK
Reference
Divider
(used in buffer
mode only)
Phase
Detector
VCXO
Charge
Pump
Reference
Divider
VCO
Output
Divider
Divide
by 2
CLK
CLK/2
VCXO
PLL
Feedback
Divider (N)
Translator
PLL
Feedback
Divider
8k
4
FS3:0
Divider Value
Look-up Table
IDT™
3.3 VOLT COMMUNICATIONS CLOCK PLL
1
MK2049-45A
REV C 051310

MK2049-45ASILF相似产品对比

MK2049-45ASILF MK2049-45ASILFTR
描述 clock generators & support products 3.3 volt communica. clock vcxo pll clock generators & support products 3.3 volt communica. clock vcxo pll
哈哈哈哈哈哈~~~~~~~~
212296 ...
xuyiyi 聊聊、笑笑、闹闹
设计高效、强大、快速的电动汽车充电站
随着电动汽车(EV)数量的增加,全球范围内对于创建更加节能的充电基础设施系统的需求也越来越多,而且这些系统和以往相比,可以更快地为车辆充电。与先前的电动汽车相比,新型电动汽车具有更高 ......
alan000345 TI技术论坛
PCB设计资料
蛮好的一份资料,我学pcb时就是看这个的,参看参看吧...
江汉大学南瓜 PCB设计
经历过华为的朋友,来说说你眼中的华为吧!
上周六,大学同学十年大聚,与一位在华为的MM聊了几句,突然有种紧迫感: 1、公司采取考评制度,考评结果直接与奖金挂钩,A级与D级之间的差异应该是几十万的量级。 考评制度是主管评定的, ......
soso 工作这点儿事
WinCE下自带的MediaPlayer能播放什么格式的视频文件?
我用的WinCE6.0, X86的 我配置了WinCE下自带的MediaPlayer播放器,试了好几种格式的视频文件都无法播放,提示无法打开路径或者文件。网上看到有人说可以播放特殊格式的wmv,有没有人知道是 ......
vv0147 嵌入式系统
【视频分享】BLDC参考设计的使用方法
BLDC参考设计的使用方法简介 http://player.youku.com/player.php/sid/XNDExNDA4Mzk2/v.swf 更多TI精彩视频,请关注我的分享~~~ :kiss:...
德州仪器_视频 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 505  144  204  202  1656  6  33  28  4  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved