电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1206N151K102CG

产品描述Ceramic Capacitor, Multilayer, Ceramic, 1000V, 10% +Tol, 10% -Tol, C0G, 30ppm/Cel TC, 0.00015uF, Surface Mount, 1206, CHIP, LEAD FREE
产品类别无源元件    电容器   
文件大小574KB,共10页
制造商Walsin_Technology_Corporation
标准  
下载文档 详细参数 全文预览

1206N151K102CG概述

Ceramic Capacitor, Multilayer, Ceramic, 1000V, 10% +Tol, 10% -Tol, C0G, 30ppm/Cel TC, 0.00015uF, Surface Mount, 1206, CHIP, LEAD FREE

1206N151K102CG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明, 1206
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.00015 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度1.25 mm
JESD-609代码e3
长度3.2 mm
制造商序列号1206
安装特点SURFACE MOUNT
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法TR, PLASTIC, 13 INCH
正容差10%
额定(直流)电压(URdc)1000 V
系列SIZE(MID/HIGH VOLT)
尺寸代码1206
表面贴装YES
温度特性代码C0G
温度系数-/+30ppm/Cel ppm/°C
端子面层Tin (Sn) - with Nickel (Ni) barrier
端子形状WRAPAROUND
宽度1.6 mm

文档预览

下载PDF文档
MULTILAYER CERAMIC CAPACITORS
Middle and High Voltage Series (200V to 3kV)
1. INTRODUCTION
WTC middle and high voltage series MLCC is designed by a special internal electrode pattern, which can reduce
voltage concentrations by distributing voltage gradients throughout the entire capacitor. This special design also affords
increased capacitance values in a given case size and voltage rating.
Chips size 1206 and larger to use on reflow soldering process only. Capacitors with X7R dielectrics are not
intended for AC line filtering applications. Capacitors may require protective surface coating to prevent external
arcing.
2. FEATURES
a.
b.
High voltage in a given case size.
High stability and reliability.
3. APPLICATIONS
a.
b.
c.
d.
Snubbers in high frequency power converters.
High voltage coupling/DC blocking.
DC-DC converters.
Back-lighting inverters
4. HOW TO ORDER
1808
Size
Inch (mm)
0603
(1608)
0805
(2012)
1206
(3216)
1210
(3225)
1808
(4520)
1812
(4532)
N
Dielectric
N=NP0
(C0G)
B=X7R
F=Y5V
100
Capacitance
Two significant
digits followed by
no. of zeros. And R
is in place of
decimal point.
eg.:
0R5=0.5pF
1R0=1.0pF
100=10x10
0
=10pF
J
Tolerance
B=±0.1pF
C=±0.25pF
D=±0.5pF
G=±2%
J=±5%
K=±10%
M=±20%
Z=-20/+80%
202
Rated voltage
L
Termination
T
Packaging
Two significant digits
C=Cu/Ni/Sn
(for NP0,
T=7”
reeled
followed by no. of zeros. X7R, Y5V dielectric)
G=13”
reeled
And R is in place of
L=Ag/Ni/Sn
(for
decimal point.
partial NP0 items)
201=200
VDC
251=250
VDC
501=500
VDC
631=630
VDC
102=1000
VDC
202=2000
VDC
302=3000
VDC
* Partial NP0;X7R items are with Ag/Ni/Sn terminations, please ref to below product range of NP0;X7R dielectric for detail.
WALSIN TECHNOLOGY CORPORATION
566-1,Kao-Shi Road, 5 Lin, Yang-Mei, Tao-Yuan, Taiwan
www.passivecomponent.com
00-T003O-AS_HV
Revision O
1/10
Mar. 09 2010
PIC单片机 PWM模块
PIC单片机 PWM模块用的是定时器2    如果关闭定时器2还到输出PWM脉冲吗, 我用PROTEUS仿真的,关掉定时器2为什么还是有PWM脉冲。 ...
男哥 Microchip MCU
给这两个嵌入式LINUX的入门途径一个评价吧
一:先从感性上认识,先试着去按照例子去做,去移植,照着框架写驱动,不懂的地方在去看书。 二:先把理论看了,有关内核讲解的书看了,然后再去弄搞移植,写驱动,应用程序。 ......
converter Linux开发
stm32的低功耗应用
我现在有个应用,正常情况下stm32自身消耗的电流要在20uA以下,但是还要有三个IO口需要读入电位用于判断,如果用stm32的最低功耗模式,用中断唤醒的方法能达到要求吗(我不需要RTC,IO口的 ......
tiaotiao stm32/stm8
Cadence 高速电路板设计与仿真:信号与电源完整性分析
Cadence 高速电路板设计与仿真:信号与电源完整性分析《Cadence 高速电路板设计与仿真:信号与电源完整性分析:(第4版)》以Cadence Allegro SPB 16.3为基础,以具体的高 速PCB为范例,详尽讲解了I ......
tiankai001 下载中心专版
嵌入式真的这么好吗?
现在好多人都想搞嵌入式开发,我也有这个想法,想请在搞嵌入式的朋友给点看法,以正视听!!!...
cailong 嵌入式系统
整流交流电的平均值与有效值
有人置疑“交流平均值为0”的说法,这个说法其实是没问题的。这是“原本”的概念。函数x的平均值就是数学期望值E【x】,“纯交流信号”又可以称为“零均值信号”或“无偏信号”。 但对交流电, ......
linda_xia 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2370  1863  2350  437  1476  10  59  5  9  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved