电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATCB32.000/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATCB32.000/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATCB32.000/16.000规格参数

参数名称属性值
Objectid113587020
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
LM3S811 下载提示 adapter not found 问题解决方法!!!
LM3S811下载总是出现 adapter not found data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAAAP8AAACvCAIAAAC95J9qAAAY3klEQVR4nO2daXAb133An+2ISa1xO2mbq54kruxR6HT6IZOocZI6kyZ2Zuo0Nh0bzowzcT ......
upc_arm 微控制器 MCU
集成电路S G 3 5 2 5
:文章主要介绍了P WM 集成电路S G 3 5 2 5‘的特性,分析了由s G 3 5 2 5控制的半桥型开关稳压电路的结构和工作原理。实践表明:该系CLef_作稳定,运行效果良好。...
frozenviolet 工业自动化与控制
【小梅哥FPGA进阶教程】MC8051软核在FPGA上的使用 上
十、MC8051软核在FPGA上的使用 本教程内容力求以详细的步骤和讲解让读者以最快的方式学会 MC8051 IP core 的应用以及相关设计软件的使用,并激起读者对 SOPC 技术的兴趣。本实验重点讲 8051Cor ......
芯航线跑堂 FPGA/CPLD
Verilog的for循环的相关问题
在书上看到,“for循环更多的表示为根据循环次数来复制一个电路”。那么我现在有一个问题,for循环的次数是一个input型的参数(位宽已知,具体是多少是由输入决定的)。这样可以被综合吗? ...
平漂流 FPGA/CPLD
LCD转屏180°?
目前lcd能正常显示,但是因为和机构同仁沟通不善,导致现在屏幕和壳反过来了。 要从软件这边改的话,相当于输出画面要转180度。这个该怎么做? 我查过没有相关的寄存器可以改,硬件方面也没 ......
moto8088 嵌入式系统
二极管的类型选择问题
在单端反激开关电源中,与功率MOS管串接的RCD吸收电路中,二极管是属于哪种类型的? 查看了一个实物UF2007型号,手册说的是(超)高效整流二极管,这里用高效整流二极管,而不是普通整流二极 ......
shaorc 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 658  435  1925  1172  1838  14  9  39  24  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved