电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATCA32.000/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATCA32.000/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATCA32.000/16.000规格参数

参数名称属性值
Objectid113579418
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
围绕AVR,STM,ARM发问
菜鸟51单片尚未入门,见‘’AVR,STM,ARM’‘三个词在各电子论坛十分火热,有疑问没明白: 1,这三者如何归属? 2,它们之间属于竞争?还是各不相扰? 3,如有竞争谁会更具优势?...
liweiliang ARM技术
自己写的FPGA图形设计软件
若贝是一款非常小巧的FPGA图形化设计仿真工具。开发这款软件的目的一方面是简化FPGA的设计,达到设计FPGA就如同搭积木一样的简单;另一方面是让设计硬件变得非常灵活,允许用户在搭积木的同时, ......
micbot FPGA/CPLD
新入围名单|2020-2021年安森美半导体和安富利物联网创意设计大赛
【大赛详情】2020-2021年安森美半导体和安富利物联网创意设计大赛 由于部分网友放弃参加比赛,故大赛专家委员会评选出了新的入围名单。 入围名单由安森美半导体、安富利公司和EEWorld工程 ......
EEWORLD社区 物联网大赛方案集锦
曾经可能红火的谷姐网被黑成这样了……
看看这个吧…… http://www.goojje.com/ 37199...
open82977352 聊聊、笑笑、闹闹
Load Torque Estimation and Passivity-Based Control
Load Torque Estimation and Passivity-Based Control of aBoost-Converter/DC-Motor CombinationJesús Linares-Flores, Johann Reger, Senior Member, IEEE, and Hebertt Sira-Ramírez...
安_然 DSP 与 ARM 处理器
为了庆祝在eeworld上的总技术分突破1000分,特散100分!见者有分!!!
为了庆祝在eeworld上的总技术分突破1000分,特散100分!见者有分!!!...
guijinwen 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1202  466  1706  1023  2028  25  10  35  21  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved