电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCB25.000/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACCB25.000/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCB25.000/20.6208规格参数

参数名称属性值
Objectid113597473
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
哪位高手帮我看看,STC12c5410ad,为什么AD采集结果老是00
STC12c5410ad,为什么AD采集结果老是0。 #include "reg51.h"#include "intrins.h"#include "164.h"#include "math.h"typedef unsigned char BYTE;typedef unsigned int WORD;#define uchar unsi ......
SHT112 单片机
大数据量文件的存取
想实现的是短信存于T卡中,目的就是实现信息的无限存储! 问题的关键就是性能问题。 因为是存于移动存储设备,而其数据量是越来越大的! 需要一个性能很高的设计思路。 请高手指点!...
cchaonjust 嵌入式系统
nand flash 坏块处理问题
首次用nand flash-SAMSUNG_K9K8G08U0A,PDF中提到要先进行坏块监测,然后生成表,怎么生成表,生成表后,每次进行读写时怎么跳过坏块?也就是这么把生成的坏块管理表和读写时联系起来?还有 ......
wangyurui 嵌入式系统
对IIC器件的 比如AT24C256的操作,是按位操作呢 还是 按 字节操作呢?
看到 有的例程对 AT24C256的 读写 是按 位来操作的,如下: unsigned char read_CharData(void) { unsigned char num,tmp=0x80,i2crecv=0x00; for(num=0;num ...
shiftwu 嵌入式系统
本周精彩博文分享
如何着手电源设计 在本篇文章中,我将从不同方面深入介绍降压、升压和降压-升压拓扑结构。降压转换器图1是非同步降压转换器的原理图。降压转换器将其输入电压降低为较低的输出电压。当开关Q1 ......
橙色凯 模拟与混合信号
用AD敷铜的时候,怎么样添加相同的solder层?
大家好,我用的是AD15.我想让我给我的区域敷铜之后,我想让它开窗,即在上面再添加一层solder层。有什么样的方法可以实现??谢谢! ...
万年长山 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2379  355  484  2670  292  48  8  10  54  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved