电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFB20.000/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATFB20.000/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFB20.000/20.6208规格参数

参数名称属性值
Objectid113593308
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
PCF8563小时报警如何设置
atmega16中用中断0低电平有效的方式来扑捉时钟中断。PCF8563的报警条件设置为整点报警,如10.但是不能捕捉中断。且发现AF 未被置1.//初始化8563的工作方式void PCF8563_Init(void){ //CTRL_BUF1 ......
selfstudy Microchip MCU
[转]系统时序基础理论
对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就 ......
okhxyyo PCB设计
急需公交车自动报站程序
本帖最后由 paulhyde 于 2014-9-15 09:15 编辑 谁有基于AT89C51单片机的汇编语言程序啊。借我参考一下啦。 ...
zy_sh_npk 电子竞赛
如何用三个MOS实现小信号控制大电压的切换
我想请教各位,如图中所示 SRC,和DRN接口会有两个不同电位的电压,会随着CTL处输入的脉冲信号来控制COM处输出是SRC的电位,还是DRN的电位。(CTL脉冲的高电平为2.5V,低为0V) 这个功能是 ......
hjyouth 模拟电子
盖茨给年轻人的忠告,很感慨
1社会充满不公平,你先不要想去改造它,只能先适应它。 2世界不会在意你的自尊,人们看到的只是你的成就。在没有成就之前,切勿过分强调自尊。 3当你陷入困境时,不要抱怨。默默地吸取教训。...
向农 工作这点儿事
WinCE5.0 可以使用CImage类吗? 支持GDI+吗?
请问WinCE5.0支持GDI+吗? 我开发时出现这样的错误: error C2039: 'Load' : is not a member of 'ATL::CImage' 我使用的工具是:VS2005. 基于Smart device的MFC单文档. 而开发普通PC程序时,使 ......
panshiowen 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1016  2018  688  2536  2156  21  41  14  52  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved