电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCA24.704/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACCA24.704/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCA24.704/20.6208规格参数

参数名称属性值
Objectid113603020
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
测试小型存储器阵列的新方法
随着半导体工艺不断地进步,那些原本存在芯片中的大型存储器会转变成数十或数百个小型的存储器阵列,并且散布在芯片中各个角落。这些阵列有的是寄存器堆,FIFO,或者是在存储器管理系统中一些对 ......
aimyself FPGA/CPLD
TI 新推免费StarterWare软件包, 助力工程师便捷编程!
最新软件包可将开发时间缩短达 10 倍 2011 年 11月4 日,北京讯_日前,德州仪器 (TI) 宣布推出免费 StarterWare 软件包,为 Sitara™ 32 位 ARM® 微处理器 (MPU)、C6000™ 数 ......
EEWORLD社区 DSP 与 ARM 处理器
关于MSP430的I/O配置问题
操作手册上面的I/O口第二功能是靠PxSEL和PxSEL2来配置的,可是具体的芯片上面并没有关于PxSEL2的信息,是个别芯片才需要这个功能的吗?125232只有PxSEL的相关设置!...
zmsxhy 微控制器 MCU
阻抗匹配与史密斯(Smith)圆图: 基本原理
阻抗匹配与史密斯(Smith)圆图: 基本原理 ...
JasonYoo 测试/测量
TI教室模拟类课程精品专题推荐!
具有“模拟之王”的TI不但具有丰富的模拟集成电路产品线,而且还为广大工程师精制了许多模拟相关的课程,这些课程正在就在TI教室等你哦~{:1_123:} 本季度精品模拟课程推荐: Webench系列 ......
EEWORLD社区 TI技术论坛
从原理图导到PCB求助
258806 我从原理图导到PCB的时候;元器件上多了很多圆,如上图,请高手指点 ...
NJMKL PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1351  147  1589  2221  215  28  3  32  45  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved