电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATHB24.576/12.288

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GATHB24.576/12.288概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATHB24.576/12.288规格参数

参数名称属性值
Objectid106659010
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
AC耦合电容的影响,你真的知道吗?
作者 | 黄刚(一博科技高速先生团队队员) 原理图上看似轻描淡写,PCB设计加班到半夜。随着信号速率越来越高,原理图的内容在PCB设计上去实现变得越来越难,图纸上任意的一根理想连线或者器 ......
yvonneGan PCB设计
分析一下TMS320xF24xx至C2000 Piccolo TMS320F280xx的迁移
TMS320xF24xx系列DSP于1997年推出,是 C2000产品系列中系列器件的开山之作。它们被广泛誉为首款具有片上闪存和集成CAN控制器的DSP. TMS320xF24xx的特性包括用于多轴电机控制的16个PWM输出、高达 ......
Jacktang 微控制器 MCU
vxworks环境下的容错系统设计问题
如题。有没有大侠知道这方面的资料。3ks!...
tigerlikes 实时操作系统RTOS
数码分段开关的制作DIY
如何制作数码分段开关,最好有电路图还有详细的制作过程...
hanleisgx123 DIY/开源硬件专区
产生40KHZ的方波
请问 用方式2产生40KHZ的方波 用C编 怎么弄啊 谢谢 希望能写给我看看啊...
常见泽1 嵌入式系统
【得捷电子创新设计大赛】物料开箱+ESP32-S3-BOX
本帖最后由 未见 于 2022-7-2 19:30 编辑 心心念念的快递终于慢慢悠悠的飘洋过海从大洋彼岸寄过来了,原本在参赛时看中的乐鑫 ESP32-S3-Korvo-2开发板被告知套件不包含屏幕和摄像头组件。花 ......
未见 DigiKey得捷技术专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 924  2679  363  563  690  19  54  8  12  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved