电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72T3675L5BB

产品描述PBGA-208, Tray
产品类别存储    存储   
文件大小471KB,共57页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

72T3675L5BB在线购买

供应商 器件名称 价格 最低购买 库存  
72T3675L5BB - - 点击查看 点击购买

72T3675L5BB概述

PBGA-208, Tray

72T3675L5BB规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PBGA
包装说明17 X 17 MM, 1 MM PITCH, PLASTIC, BGA-208
针数208
制造商包装代码BB208
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间3.6 ns
其他特性ASYNCHRONOUS OPERATION ALSO POSSIBLE
最大时钟频率 (fCLK)200 MHz
周期时间5 ns
JESD-30 代码S-PBGA-B208
JESD-609代码e0
长度17 mm
内存密度294912 bit
内存集成电路类型OTHER FIFO
内存宽度36
湿度敏感等级3
功能数量1
端子数量208
字数8192 words
字数代码8000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX36
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA208,16X16,40
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源1.5/2.5,2.5 V
认证状态Not Qualified
座面最大高度1.97 mm
最大待机电流0.01 A
最大压摆率0.06 mA
最大供电电压 (Vsup)2.625 V
最小供电电压 (Vsup)2.375 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
2.5 VOLT HIGH-SPEED TeraSync
TM
FIFO 36-BIT CONFIGURATIONS
1,024 x 36, 2,048 x 36, 4,096 x 36,
8,192 x 36, 16,384 x 36, 32,768 x 36,
65,536 x 36, 131,072 x 36 and 262,144 x 36
IDT72T3645, IDT72T3655, IDT72T3665,
IDT72T3675, IDT72T3685, IDT72T3695,
IDT72T36105, IDT72T36115, IDT72T36125
FEATURES:
Choose among the following memory organizations:
IDT72T3645
1,024 x 36
IDT72T3655
2,048 x 36
IDT72T3665
4,096 x 36
IDT72T3675
8,192 x 36
IDT72T3685
16,384 x 36
IDT72T3695
32,768 x 36
IDT72T36105
65,536 x 36
IDT72T36115
131,072 x 36
IDT72T36125
262,144 x 36
Up to 225 MHz Operation of Clocks
User selectable HSTL/LVTTL Input and/or Output
2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage
3.3V Input tolerant
Read Enable & Read Clock Echo outputs aid high speed operation
User selectable Asynchronous read and/or write port timing
Mark & Retransmit, resets read pointer to user marked position
Write Chip Select (WCS) input enables/disables Write operations
Read Chip Select (RCS) synchronous to RCLK
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Program programmable flags by either serial or parallel means
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Separate SCLK input for Serial programming of flag offsets
User selectable input and output port bus-sizing
- x36 in to x36 out
- x36 in to x18 out
- x36 in to x9 out
- x18 in to x36 out
- x9 in to x36 out
Big-Endian/Little-Endian user selectable byte representation
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
JTAG port, provided for Boundary Scan function
Available in 208-pin (17mm x 17mm) or 240-pin (19mm x 19mm)
Plastic Ball Grid Array (PBGA)
Easily expandable in depth and width
Independent Read and Write Clocks (permit reading and writing
simultaneously)
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts are available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
WEN
WCLK/WR
WCS
D
0
-D
n
(x36, x18 or x9)
LD
SEN
SCLK
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
ASYW
WRITE CONTROL
LOGIC
RAM ARRAY
1,024 x 36, 2,048 x 36
4,096 x 36, 8,192 x 36
16,384 x 36, 32,768 x 36
65,536 x 36, 131,072 x36
262,144 x 36
FLAG
LOGIC
WRITE POINTER
BE
IP
BM
IW
OW
MRS
PRS
TCK
TRST
TMS
TDO
TDI
Vref
WHSTL
RHSTL
SHSTL
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
READ POINTER
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
MARK
ASYR
JTAG CONTROL
(BOUNDARY SCAN)
RCLK/RD
REN
RCS
HSTL I/0
CONTROL
OE
EREN
5907 drw01
Q
0
-Q
n
(x36, x18 or x9)
ERCLK
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The TeraSync FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©
2009 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
FEBRUARY 2009
DSC-5907/20
嵌入式系统中无线网卡驱动问题求教
在一个已经调试成功的嵌入式系统中,如果DSP和操作系统没有更换,仅仅只是更换了无线网卡的话,那么网卡的驱动程序中安装中断的操作是不是可以与原来一样啊?我们更换的新网卡与旧网卡是同一系 ......
chukaihua 嵌入式系统
直流电源设计
电源对电路系统来说是比较重要的一部分,电源电压的稳定性与整个系统运行的稳定有密切关系,因此设计稳定的电源是必不可少的。今天为大家推荐的课程是《直流电源设计》,课程以教会大家解决问题为 ......
EE大学堂 大学堂专版
EP2C8Q208C8N(EP2C5Q208C8N)开发板原理图
EP2C8Q208C8N(EP2C5Q208C8N)开发板原理图 是一个核心板,可以扩展,我正在用,觉得很方便...
wznjupt FPGA/CPLD
想买块STM32F的开发板,求推荐 !
想买块STM32F的开发板。 目的:强化嵌入式C语言实战编程能力,同时,通过开发板 学习,可以学到 一定的项目经验; 要求:有视频教程、实战例程及相应的资料... 因对 STM32F的开发板不熟悉 ......
yhye2world stm32/stm8
一周资源推荐升级,更多更全更精彩!
:victory:从这周开始,一周好资源升级推荐,更加全面的资料推荐,更丰富更精彩的资源内容,只为大家都能在这里发现你所需要的~~ 编程语言 《手把手教你学单片机C程序设计》 C语言精彩编程 ......
okhxyyo 下载中心专版
SM6136C发射遥控电路
SM6136C是专门为遥控车设计的发射芯片,有五个按键控制遥控车的运动,分别是:前进、后退、左转、右转和加速五个功能键。 特点 l 宽电压范围:2.4 V---5.0 V l 低功耗 l 全自动开关功能 l 所须 ......
rain 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 141  2138  2218  2477  773  12  45  1  50  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved