电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB202M000DG

产品描述LVPECL Output Clock Oscillator, 202MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB202M000DG概述

LVPECL Output Clock Oscillator, 202MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB202M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率202 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有关AT+CCED指令
想问下大家诺基亚6680,6710,3230,N70这4款手机是否支持AT+CCED指令 我在6680和N70上试了“AT+CCED=2”这个指令,返回error,测试其他的指令AT,AT+CSQ,AT+CGSN返回都正常,手头上没有6 ......
villaining 嵌入式系统
急聘~一名电机驱动控制工程师助理
一、工作内容: 1.负责电机控制产品的硬件电路测试及电气参数的验证评估测试; 2.验证测试产品电子元器件的电气参数,出具硬件测试数据; 3.产品电子物料的验证测试及承认; 4.新产品硬件 ......
昊诚2020 电机控制
求教大如何用比较器把正弦波转方波啊。。。
我是菜鸟一枚,刚开始接触这个东西,老师让用LM339比较器 把50~500mv 的正弦电压转换成方波 电路图应该怎么画呢。。。 跪求大神指教 ...
学渣杨 电子竞赛
第五届全国大学生电子设计竞赛获奖作品选编 2001
本帖最后由 paulhyde 于 2014-9-15 09:42 编辑 ...
fighting 电子竞赛
协议层驱动调用NdisSend和微端口驱动的MiniportSendPackets例程的关系问题
各位高手、大师: 小弟目前正在学习协议驱动开发,有如下疑问: 1. 在Platform builder文档上只看到有MiniportSend(单包发送)模式和NdisSend相对应,是否是默认MiniportSendPackets不能 ......
卐葉子紛飛♂ 嵌入式系统
Spartan6开发板原理图
Spartan6开发板原理图 ...
青城山下 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1371  684  201  2280  1163  23  11  56  47  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved