电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA911M000DG

产品描述LVDS Output Clock Oscillator, 911MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA911M000DG概述

LVDS Output Clock Oscillator, 911MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA911M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率911 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
28027仿真及烧写问题
我自己做了一块28027的小系统板,使用的仿真器为XDS1000的,调试时出现的现象为: 1)可以连接上芯片; 2)可以编译和装载; 3)仿真状态下,点击运行时,出现的故障如下见图1: 39825 ......
岁月匆匆 微控制器 MCU
STM32使用IAR调试进弹出这样的对话框怎样解决,请高手们指点
STM32使用IAR调试时弹出这样的对话框怎样解决,请高手们指点?我将程序下载到STM32中在调试前就弹出这个对话框,无法进入调试模式。这出这个问题之前是可以正常调试的。...
gesonglin007 stm32/stm8
【藏书阁】模拟电子技术 电子教案 PPT
37754 目录: 第一章 半导体二极管及其应用电路 第二章 半导体三极管及其放大电路 第三章 场效应管及其放大电路 第四章 负反馈放大电路 第五章 集成运算放大器 第六章 信号产生电路 ......
wzt 模拟电子
【米尔MYC-JX8MPQ评测】搭建QT开发环境
本次的板子还是十分强劲的,希望通过此板子学习一些其他的东西,多去尝试一些开源的项目吧,本次就是先搭建下QT 的环境。 首先是需要一个虚拟机的,官方建议是18.04,我们就选择Ubuntu18.04 ......
流行科技 测评中心专版
求救wince中断的用法
有谁知道怎样利用中断处理,请赐教!...
laker28 嵌入式系统
本人介绍个单片机|嵌入式|ARM开发的原创论坛!论坛中有好几个牛人!
本人介绍个单片机|嵌入式|ARM开发的 原创论坛! 论坛中有好几个牛人! 本人是c++ builder QQ群主,后来发现群里有很多的技术牛人,于是建立了论坛,希望能给大家一个技术交流的平台,大家一 ......
hero362631780 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 898  2832  2101  557  1837  19  58  43  12  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved