电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V58C2128164SCF5

产品描述DRAM
产品类别存储    存储   
文件大小917KB,共60页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V58C2128164SCF5概述

DRAM

V58C2128164SCF5规格参数

参数名称属性值
Objectid108261197
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL0

文档预览

下载PDF文档
V58C2128(804/404/164)SC
HIGH PERFORMANCE 128 Mbit DDR SDRAM
4 BANKS X 4Mbit X 8 (804)
4 BANKS X 2Mbit X 16 (164)
4 BANKS X 8Mbit X 4 (404)
4
DDR500
Clock Cycle Time (t
CK2
)
Clock Cycle Time (t
CK2.5
)
Clock Cycle Time (t
CK3
)
System Frequency (f
CK max
)
7.5 ns
6ns
4ns
250 MHz
5
DDR400
7.5 ns
6ns
5ns
200 MHz
6
DDR333
7.5 ns
6 ns
6 ns
166 MHz
Features
High speed data transfer rates with system frequency
up to 200 MHz
Data Mask for Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 2.5, 3
Programmable Wrap Sequence: Sequential
or Interleave
Programmable Burst Length:
2, 4, 8 for Sequential Type
2, 4, 8 for Interleave Type
Automatic and Controlled Precharge Command
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 4096 cycles/64 ms
Available in 66-pin 400 mil TSOP or 60 Ball FBGA
SSTL-2 Compatible I/Os
Double Data Rate (DDR)
Bidirectional Data Strobe (DQS) for input and output
data, active on both edges
On-Chip DLL aligns DQ and DQs transitions with CK
transitions
Differential clock inputs CK and CK
Power Supply 2.5V ± 0.2V for DDR333
Power Supply 2.5V ± 0.1V for DDR400 & DDR500
tRAS lockout supported
Concurrent auto precharge option is supported
*Note:
(-4) Supports 3-4-4 timing
(-5) Supports 3-3-3 timing
(-6) Supports 2.5-3-3 timing
Description
The V58C2128(804/404/164)SC is a four bank DDR
DRAM organized as 4 banks x 4Mbit x 8 (804), 4 banks x
2Mbit x 16 (164), or 4 banks x 8Mbit x 4 (404). The
V58C2128(804/404/164)SC achieves high speed data
transfer rates by employing a chip architecture that
prefetches multiple bits and then synchronizes the output
data to a system clock.
All of the control, address, circuits are synchronized
with the positive edge of an externally supplied clock. I/O
transactions are occurring on both edges of DQS.
Operating the four memory banks in an interleaved
fashion allows random access operation to occur at a
higher rate than is possible with standard DRAMs. A se-
quential and gapless data rate is possible depending on
burst length, CAS latency and speed grade of the device.
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
Package Outline
JEDEC 66 TSOP II
60 FBGA
CK Cycle Time (ns)
-4
Power
-6
-5
Std.
L
Temperature
Mark
Blank
V58C2128(804/404/164)SC Rev.1.2 December 2007
1
WAV转MP3格式最简单的方法
MP3大家一定很熟悉,但要将WAV格式的声音文件转换成MP3格式,你可能首先想到的是找专门的格式转换工具,其实不必那么复杂,你身边就有一个现成的工具,这就是Windows附件中所带的“录音机”,使 ......
huchuan987 聊聊、笑笑、闹闹
怎样取得Windows的启动分区?
我的机器上有两个硬盘 我的boot.ini: timeout=6 default=multi(0)disk(0)rdisk(0)partition(1)\WINDOWS multi(0)disk(0)rdisk(0)partition(1)\WINDOWS="Microsoft Windows XP Professio ......
wshb007 嵌入式系统
如何用WinDbg或Waston Dump Viewer分析WinCE机台上抓取的Dump File问题
基于ARM+WinCE 5.0的机台上有概率性的发生Data Abort,直接采用加入Debug信息逐步缩小范围的方法太费时间,所以在Image中加入了ErrorReporting的功能。 机器发生了Data Abort后,将dum ......
tianweiming9527 嵌入式系统
关于两只拆机的隔离器的补充及详细拆机图片
本帖最后由 btty038 于 2018-11-26 16:24 编辑 bg10.png 这是功率放大器L波段的两只器件。。。。口水话不说了上传了一个简陋的PDF。。。 file:///C:\Users\ywy\AppData\Local\Temp\kso ......
btty038 无线连接
有什么简单的方法判断系统是CE5 还是CE6吗
要通用点的。。...
lzq1804 产业风云
请教高手关于软中断问题
请教高手关于软中断问题 1。在dsp(5402)的中断向量表中,存在软中断SINT17~SINT30,芯片没有给具体的对应硬件,这些是做什么用的? 2。这些是属于硬件中断吧?在BIOS中,它们是和HWI中的对应 ......
rebor03 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 377  2059  1455  1996  1340  8  42  30  41  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved