电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HB326M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531HB326M000DGR概述

CMOS/TTL Output Clock Oscillator, 326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HB326M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率326 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
lora扩频技术原理详解
LoRa,是一种基于扩频技术的超远距离无线传输方案,属于物联网通信技术之一。它的名字来源于“Long Range”的缩写,从名字就能看出来,它的最大特点就是距离长。 387736   LoRa扩 ......
Jacktang 无线连接
evc4.0+wince5.0 +sqlce2.0用代码创建数据库和表
那位大哥有evc4.0+wince5.0 +sqlce2.0用代码创建数据库和表的代码,帮帮忙啊,先谢谢拉!...
Joanthan 嵌入式系统
【问TI】请教下关于用串口通信sci来进行程序的下载和修改
TI 专家好, 目前在做个项目想请教下可行性: 使用SCI进行程序下载:1. 看了TI的这篇文章TMS320F281x Boot ROM Serial Flash Programming 想请教下这篇文章上的方法是否可同样用于TMS320F280X系 ......
安_然 微控制器 MCU
!弱弱的问下中断
弱弱的问下中断stm32是怎么进入中断的?想知道整个过程怎么产生?还有优先级也不知道在哪里配置............
flyingaway stm32/stm8
有关示波器和U盘的问题
U盘从示波器上保存图片后,在电脑上打开U盘,发现里面没有从示波器保存下来的图片,这是为什么? 一开始我以为可能是没有保存到U盘里,可能是保存到了示波器自己里面的系统里。但是我把U盘直 ......
这题我不会 模拟电子
adpcm压缩8位单声道的音频怎么办
adpcm压缩8位单声道的音频怎么办? ...
青天 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 448  1810  190  2456  1828  38  13  43  25  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved