电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB507M000DGR

产品描述LVPECL Output Clock Oscillator, 507MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RB507M000DGR概述

LVPECL Output Clock Oscillator, 507MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB507M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率507 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于51单片机状态周期中各拍的作用
我知道状态周期是用来协调单片机内部各功能部件按一定的时序工作的,但每一拍协调那些功能部件,切时序是如何,就不太清楚了,有没有人能解答下,谢谢了!...
ranger7856 51单片机
陶老师的雷电防护以及ESD、EMI、EMC设计
50483 50484 50482...
lixiaohai8211 模拟电子
自己制作蓝牙开发板,怎样进入调试模式?
使用Bluecore4制作的开发板,希望能够与BlueLab相连进行程序下载和调试。但是不知道开发板这边还需要怎样才能与bluelab开发环境相连。...
百胜电子 嵌入式系统
大家各显身手
有个想法 希望各位高手共谋 夏天就要到了 晚上天气很热 人们会开窗子 但是经常忘记关掉 就睡着了 是否能够用单片机来控制窗子定时关闭 就是那种带转轴的窗子 最好是能够加上一种传感器 ......
云逸轩 单片机
RLS波束形成算法在相干干扰环境中的应用
RLS去相干算法的结构和具体迭代步骤,并进行了理论推导,得到了采样信号协方差矩阵的逆矩阵循环传递等效于采样协方差矩阵求平均值的结论"对两种情况进行了计算机模拟,证明了算法结构的正确性和可 ......
JasonYoo FPGA/CPLD
车载电子典型防反接电路分析
今天和大家一起来学习下常见的车载电子防反接电路。 01 Why Reverse Battery Protection? 想象一下下面这个场景,车子好久没开了,电池馈电打不起火了。这时候好心的邻居帮你搭电。邻 ......
lbyzsf 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 384  490  1881  573  2678  43  3  4  28  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved