电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATGB19.440/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TATGB19.440/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATGB19.440/19.440规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
程序中多个实钟带来的问题分享给大家,警醒后来者
FPGA程序设计者,最后是全同步设计,这样所有程序都在主时钟同一个节拍下工作,系统时序分析和统计都有参照,程序稳定不容易出问题。 但是很多初学者由于对这个问题不了解或研究不深入经常写下 ......
eeleader FPGA/CPLD
SPI接收不到数据,请各位帮忙
我的项目要从上位机接收水位数据再进行处理,现在项目进度卡在了数据接收上,上位机是用51芯片,通过串口助手已经可以收到51单片机发送的数据,另外还通过SPI发送数据,用逻辑分析仪观看到 ......
hujj GD32 MCU
CC2650 LaunchPad出厂程序
试了了下CC2650 LaunchPad出厂的程序,非常不错,每个pin脚都能控制。 请问下,TI 有开源这个这个出厂程序的源码吗? ...
undersky 无线连接
Spartan-3E_FPGA_中文 英文用户手册
给需要的朋友 135331 135332...
CMika FPGA/CPLD
模拟硬件按键的自动访问数据工具
一、作品简介1.作品外观 http://5b0988e595225.cdn.sohucs.com/images/20171106/1904f60162af4f2f876fdb99f1b0f1c1.png 图1 PCBA_3D正面图 http://5b0988e595225.cdn.sohucs.com/images/2017 ......
走过的风景 DIY/开源硬件专区
真实运放的电路参数
536589 这是一电压跟随器电路。电路输入是0-10V(10K欧的可变电阻),选用的电源是0-15V电源(单电源供电),运放是LM358,朋友说这是地球上参数最差的运放! 今天想请教的问题就是想搞清楚这 ......
bigbat 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1978  1361  2223  74  1268  57  55  13  43  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved