电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACFB47.457/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACFB47.457/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACFB47.457/14.000规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
集成多媒体功能GPS方案的关键器件的选型原则
做数码产品主要是选好CPU,CPU定好后,其他很多外围电路就基本定了,因为有很多现成的参考电路和有关专题的应用电路。对于新手或经验不足的工程师,最好就用IC原厂或方案公司提供的参考电路,因 ......
jek9528 工业自动化与控制
菜鸟学嵌入式
大侠们,请介绍几本嵌入式的书籍,谢谢!...
lizhekevin ARM技术
关于M3能否直接接光模块之我见
经做板测试,8962确实不能接光模块,在我其他板子是是可以的,我比较了一下,其他模块多一个光接收信号脚,估计这就是光PHY和普通PHY的区别吧,电信号是完全一样的 坛子里有坛友问9B96能否接 ......
fengzhang2002 微控制器 MCU
stm32普通串口传输方式跟DMA串口传输方式每个字节的位数不一样
标题可能没说清楚,这里具体说说。用示波器观察普通方式的串口传输,每个字节有一位起始位,八位数据位,两位停止位;而理论上我的设置是一位起始位,八位数据位,一位停止位,这里问题就来了, ......
shijizai stm32/stm8
初学FPGA
说明:有些妙句是从别人文档中摘抄,在此表示感谢。 2011年9月22日 1、开始学习FPGA。 2、从FPGA的发展趋势来看,将来的硬件工程师,掌握FPGA已成为其必备的基本技能之一。 3、FP ......
xiaomiking FPGA/CPLD
如何使用CCS
我是刚刚接触DSP但不知道如何在CCS环境下建立一个工程后如何编程,请高手指点一下,非常感谢!QQ:379083063...
DSZ 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2583  1700  1473  291  2370  53  35  30  6  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved