电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

768163124GP

产品描述res array 120k ohm 8 res 16soic
产品类别无源元件   
文件大小90KB,共4页
制造商CTS [CTS Corporation]
标准  
下载文档 全文预览

768163124GP在线购买

供应商 器件名称 价格 最低购买 库存  
768163124GP - - 点击查看 点击购买

768163124GP概述

res array 120k ohm 8 res 16soic

文档预览

下载PDF文档
Surface Mount Resistor Network
FEATURES
Medium Body Design
Surface Mount Gull Wing Design
Low Profile, Board to Network Clearance – 0.0075” ±0.0025”
Solid Ceramic Construction
No Internal Dendrite Growth
Meets EIA PDP-100 SOGN-0002 Outline
Application Specific Circuits are Available
Compatible with Solder Reflow Process
Tape and Reel Packaging or Slide Packs
RoHS Compliant in Accordance with EU Directive 2011/65/EU
- Lead-Free Termination Finish
- Exemption 7(c)-I, Electrical and electronic components containing lead [Pb] in glass
Series 768
ORDERING INFORMATION
768
NUMBER OF PINS
14 = 14 pins
16 = 16 pins
20 = 20 pins
SCHEMATIC
1
3
5
7
-
-
-
-
Bussed Circuit
Isolated Circuit
Dual Terminator Circuit
Ladder
RESISTOR CODE
Refer to tables on Page 2.
[Codes are 3 - 4 characters.]
P
PACKAGING
Blank = Slide Pack
TR13 = Tape & Reel, 13" reel
RoHS COMPLIANT
Lead Finish: SnAgCu over Ni
barrier on Cu lead wire.
TOLERANCE
Schematic 1 & 3
J = ±5%
G = ±2% [Std]
F = ±1%
D = ±1/2%
Schematic 5
Tolerance code is not added for
dual terminator configuration.
Standard tolerance is ±2%.
Schematic 7
F = ±1 LSB
D = ±1/2 LSB
[LSB = Least Significant Bit]
Notes:
1. No dashes or spaces to appear in part number.
2. Example Part Numbers;
Tape & Reel, 768141103GPTR13.
Slide Pack, 768141103GP.
Not all performance combinations and resistor values may be available.
Contact your local CTS Representative or CTS Customer Service for availability.
Document No. 008-0350-0
Page 1 - 4
Rev. C
www.ctscorp.com
zlIP速度的问题
我正在使用zlIP做PC和MCU的TCP通信。MCU作为服务器,PC作为客户端。连接之后PC发送一次数据等待MCU处理完成后回发一组数据才去执行下面的工作。 现在的问题是PC段每次从调用CSocket的Send函数 ......
zhuxiaoying 嵌入式系统
超级搞笑笑话,不是经典我不发
http://it.sohu.com/upload/blogfool/happy.html...
jxb01033016 聊聊、笑笑、闹闹
惊爆N95手机硬件原理图!
29601...
bootloader 嵌入式系统
原理图库
最近要画一个芯片引脚较多,我想分成几个部分画原理图库但不知道怎么画,最后的封装是整个芯片的封装吗?求具体的步骤。谢谢了。ad软件。 ...
13815346101 PCB设计
flash和sram 地址数据线复用
当硬件设计上 flash 和 sram 地址数据线时,sopc的建立需要一个三态桥,然后再把加入的CFI 和 SRAM controller 分别挂在该三态桥上。 然后双击三态桥,address 勾上,设置成复用。 一点常用 ......
eeleader FPGA/CPLD
EEWORLD大学堂----直播回放: TI MSP430 集成可配置信号链模块在传感测量领域的应用
直播回放: TI MSP430 集成可配置信号链模块在传感测量领域的应用:https://training.eeworld.com.cn/course/4717...
hi5 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1770  2764  650  1328  1538  24  37  54  42  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved