电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB660M000DGR

产品描述LVDS Output Clock Oscillator, 660MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB660M000DGR概述

LVDS Output Clock Oscillator, 660MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB660M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率660 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
初学PCB一点体会
我基本没画过PCB,因为我一直想做“纯软件”(单片机的“纯软件”),很可惜现实残酷地宣告了这是不太可能的。 于是我开始学画PCB,最近画了两块PCB,一块是学AD实践用,画一块我早就想做 ......
辛昕 PCB设计
传感器原理
传感器原理.pdf...
wmmx 测试/测量
2110输出PWM问题
315096 蓝色是单片机输出PWM 黄色是经过2110输出的PWM,为什么单片机低电平的时候2110输出的PWM会有一段稍微的高电平,而且这段是和负载有关系负载越小,它越短。请问这是为什么呢? ...
735978414a 电子竞赛
LPC1500体验-(ADC+DAC组合体验)
开ADC检测模拟信号,得到相应的数字数据后,把它传给DAC输出,可能是晶振没跟上,才12M,频率 上了5KHz 之后就不行了,上图大伙感受下 166153 166152 166148 166151 1 ......
dj狂人 NXP MCU
FRAM在汽车行驶记录仪中的应用的优势
中国的汽车行驶记录仪中的数据应该包括二个部分,一部分为汽车实时数据(存放汽车发生事故前后的数据),另一部分为汽车历史数据(存放汽车和司机的行驶状况)。我个人认为汽车实时数据主要是用 ......
frozenviolet 汽车电子
急寻高级电子设计/IC设计工程师
Ø 【高级电子设计工程师】 物理,计算机或电子专业 * 有丰富的数字和模拟电路设计经验。尤其是模数混合电路系统的设计和实现; * 有丰富的工程项目管理经验; * 熟练掌握各类的电路 ......
BBZHU 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1688  1228  1652  1706  1964  34  25  35  40  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved