电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB918M000DG

产品描述LVPECL Output Clock Oscillator, 918MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB918M000DG概述

LVPECL Output Clock Oscillator, 918MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB918M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率918 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高性能PCB设计的工程实现
正文: 电子产业在摩尔定律的驱动下,产品的功能越来越强,集成度越来越高、信号的速率越来越快,产品的研发周期也越来越短,PCB的设计也随之进入了高速PCB设计时代。PCB不再仅仅是完成互连功 ......
咖啡不加糖 PCB设计
电源层和底层分割
我再分割的时候发现,分割后的区域会有一层朦胧的颜色,但是,我参考以前的一块电路板PCB图,没有。 我以前没有用PROTEL画多电路板,不知道是哪里有问题了。 请高手给指点一下。...
luoxianbo PCB设计
一种用于D/A转换电路的带隙基准电压源的设计
摘要:本文介绍了带隙基准电压源的原理,实现了一个高精度的带隙基准电压源电路。此电路在-20℃~100℃的温度范围内,有效温度系数为6.1ppm/℃;电源电压在1.6V~2.0V 变化时,其电源抑制比为103. ......
wanghr 电源技术
求助串口接收中断函数中嵌套发送函数的问题
以下是我写的串口接收数据后立即回发的代码 SERIAL: JBC RI,RECEIVE;检查是否是接收数据中断 CLR TI AJMP SRET RECEIVE:;若接收到数据则立即回发。 MOV BUFFER,SBUF MOV SBUF,BUFF ......
010203www 嵌入式系统
(转)一个农民工女儿的新年愿望
 账篷(化名)常说:我是一个农农民工的女儿,可我并不自卑,我和别人一样,在阳光下行走。虽然贫穷,但内心丰盈。以下是账篷的叙述....   我的父亲是一个农民工,我是一个农民工的 ......
shuangshumei 聊聊、笑笑、闹闹
正弦波和方波之间相位差的测量
利用模块产生了一路正弦波和一路方波,利用什么仪器可以准确的测量他们之间的相位差,示波器由于自身出发方式的限制,测量不准确 ...
sudongpo2018 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1239  1531  2394  2683  912  52  17  56  37  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved