电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB1347M00DGR

产品描述LVPECL Output Clock Oscillator, 1347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB1347M00DGR概述

LVPECL Output Clock Oscillator, 1347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB1347M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1347 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
imx6-sdb linux3.0.35网络配置
请问,保存网络配置的配置文件位置在哪里 刚烧好的系统,根本找不到/etc/sysconfig文件夹 ...
1065822791 NXP MCU
树形网络构建
兜兜转转,看了好些天构建树形网络,昨天终于有些眉目了,在这里和大家分享一下 版主回帖说pro不可构建树形,这个我没有试过,等手边的事情弄好了就试一下,呵呵 说说我修改程序的地方, ......
hl5286 无线连接
[RTT&瑞萨高性能 CPK-RA6M4] 1、硬件赏析及RT-Thread开发环境搭建
非常感谢EEWorld,以及RTT&瑞萨,得到了非常期待的CPK-RA6M4的评测机会! 一、硬件赏析 RA6M4的包装蛮不错的,像一个厚的书 605544打开包装,里面是两本书和开发板 605545 605546 ......
kit7828 瑞萨MCU/MPU
CB140-6G2C核心板引脚定义解答
CB140-6G2C核心板引脚定义问: 6G2C的核心板引脚定义能提供一份吗?我看下SIM接口用在哪些管脚了 有一个疑问。USB_OTG_OC管脚是做什么的?我做USB接口时候这个管脚悬空 ......
明远智睿Lan ARM技术
广州开发团队需wince方面人才!
主题:团队扩张,网罗各路人才 团队再次面临扩张,我面临招聘的压力还是很大的,公司目前是还不够正规,但是一直向上发展,团队气氛还是相当的好,宽松而愉悦,这里的人员流动还是比较小的,我 ......
cscsunny 嵌入式系统
这两个东西是一样的吗
下载 (80.05 KB) 2010-8-13 15:42 ...
weizhou stm32/stm8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1490  2483  378  2276  1316  31  50  8  46  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved