电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V3576YS133PFG8

产品描述Cache SRAM, 128KX36, 4.2ns, CMOS, PQFP100, 20 X 14 MM, ROHS COMPLIANT, PLASTIC, TQFP-100
产品类别存储    存储   
文件大小225KB,共18页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

71V3576YS133PFG8概述

Cache SRAM, 128KX36, 4.2ns, CMOS, PQFP100, 20 X 14 MM, ROHS COMPLIANT, PLASTIC, TQFP-100

71V3576YS133PFG8规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码QFP
包装说明20 X 14 MM, PLASTIC, TQFP-100
针数100
Reach Compliance Codenot_compliant
ECCN代码3A991
最长访问时间4.2 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码R-PQFP-F100
JESD-609代码e0
长度20 mm
内存密度4718592 bit
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量100
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QFF
封装等效代码QFP100,.63X.87
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.03 A
最小待机电流3.14 V
最大压摆率0.25 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式FLAT
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
128K x 36, 256K x 18
3.3V Synchronous SRAMs
3.3V I/O, Pipelined Outputs
Burst Counter, Single Cycle Deselect
IDT71V3576S/YS
IDT71V3578S/YS
Features
128K x 36, 256K x 18 memory configurations
Supports high system speed:
Commercial and Industrial:
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O
Optional - Boundary Scan JTAG Interface (IEEE 1149.1
compliant)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP)
Description
The IDT71V3576/78 are high-speed SRAMs organized as
128K x 36/256K x 18. The IDT71V3576/78 SRAMs contain write, data,
address and control registers. Internal logic allows the SRAM to generate
a self-timed write based upon a decision which can be left until the end of
the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V3576/78 can provide four cycles of data
for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V3576/78 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP).
Pin Description Summary
A
0
-A
17
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
TMS
TDI
TCK
TDO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Test Mode Select
Test Data Input
Test Clock
Test Data Output
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Output
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Synchronous
Synchronous
N/A
Synchronous
Asynchronous
Synchronous
N/A
N/A
5279 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V3578.
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
JANUARY 2010
1
DSC-5279/05
©2010 Integrated Device Technology, Inc.
多媒体手机技术应用现状及发展趋势
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 无线语音通信的普及和日益下降的语音ARPU值正推动无线运营商专注于数据收入模型和服务。向数据收入的转移将符合无线行业的几大关键发展趋 ......
maker 消费电子
基于FPGA的等精度频率计
本帖最后由 paulhyde 于 2014-9-15 03:30 编辑 因为自己芯币很少 看着很多东西都下不了 这些东西都没设芯币 希望对大家准备电赛有所帮助 ...
melodyooo 电子竞赛
【设计工具】在FPGA平台上实现实时波束形成器
在FPGA平台上实现实时波束形成器。 82221...
GONGHCU FPGA/CPLD
设定新标准:高清音频正在改变着我们的收听方式
http://www.deyisupport.com/resized-image.ashx/__size/550x0/__key/communityserver-blogs-components-weblogfiles/00-00-00-01-02/0574.a1.jpg由于目前有大量的新设备和服务能够提供最高品质 ......
maylove 模拟与混合信号
【上海航芯 ACM32F070开发板+触控功能评估板】两路计数器实现
演示视频 85c6b8cbc56ac9aa963c3ea9f1f6add7 前言 基于官方提供的HAL库我们可以方便的进行开发。本次基于触摸按键和段码显示,实现一个计数器的功能。 过程 基于LCD_TK进行。 ......
qinyunti 国产芯片交流
”穹顶“之下,你们是怎么应对的~
最近雾霾好严重,想试试 空气净化器,不知道有没有用,选哪一种会好一些~ 在某宝看到的,瞬间不知道这么选择了,有用过的或者懂得盆友推荐下。 227547 ...
残雪 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1269  858  985  1154  2858  7  32  41  28  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved