电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

C1K-L67140L-55

产品描述Dual-Port SRAM, 1KX8, 55ns, CMOS, CDIP48, 0.600 INCH, CERAMIC, DIP-48
产品类别存储    存储   
文件大小196KB,共16页
制造商Atmel (Microchip)
下载文档 详细参数 全文预览

C1K-L67140L-55概述

Dual-Port SRAM, 1KX8, 55ns, CMOS, CDIP48, 0.600 INCH, CERAMIC, DIP-48

C1K-L67140L-55规格参数

参数名称属性值
厂商名称Atmel (Microchip)
零件包装代码DIP
包装说明DIP,
针数48
Reach Compliance Codeunknown
ECCN代码EAR99
最长访问时间55 ns
JESD-30 代码R-GDIP-T48
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1KX8
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度5.71 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
L67130/L67140
1 K
×
8 CMOS Dual Port RAM 3.3 Volt
Introduction
The L67130/67140 are very low power CMOS dual port
static RAMs organized as 1024
×
8. They are designed to
be used as a stand-alone 8 bits dual port RAM or as a
combination MASTER/SLAVE dual port for 16 bits or
more width systems. The MHS MASTER/SLAVE dual
port approach in memory system applications results in
full speed, error free operation without the need for
additional discrete logic.
Master and slave devices provide two independent ports
with separate control, address and I/O pins that permit
independent, asynchronous access for reads and writes to
any location in the memory. An automatic power down
feature controlled by CS permits the onchip circuitry of
each port in order to enter a very low stand by power
mode.
Using an array of eight transistors (8T) memory cell and
fabricated with the state of the art 1.0
µm
lithography
named SCMOS, the M67130/140 combine an extremely
low standby supply current (typ = 1.0
µA)
with a fast
access time at 45 ns over the full temperature range. All
versions offer battery backup data retention capability
with a typical power consumption at less than 5
µW.
For military/space applications that demand superior
levels of performance and reliability the L67130/67140
is processed according to the methods of the latest
revision of the MIL STD 883 (class B or S) and/or ESA
SCC 9000.
Features
D
Single 3.3 V
±
0.3 volt power supply
D
Fast access time
45 ns(*) to 70 ns
D
67130L/67140L low power
67130V/67140V very low power
D
Expandable data bus to 16 bits or more using master/slave
devices when using more than one device.
(*) Preliminary
D
D
D
D
D
D
On chip arbitration logic
BUSY output flag on master
BUSY input flag on slave
INT flag for port to port communication
Fully asynchronous operation from either port
Battery backup operation : 2 V data retention
MATRA MHS
Rev. D (19 Fev. 97)
1
5509A做UART(异步串口)实验,数据接收错误,请教各位了!
异步串口实验,出现了两个问题: (1)在FIFO轮循模式下,用串口调试助手发送一个字符串:12345678910111 ,DSP接收到数据后在1602液晶上显示,但是结果为:12345670110111 红色标记的两位传输 ......
ttxs_2013 DSP 与 ARM 处理器
stm32运行出错,多次烧写程序后居然好了
利用stm32这个平台,在iar环境下,做了一个项目,现已批量上市,前几天去国家质检那里测试的8台机器回来后,有三台不能运行,我使用仿真器烧写程序正常,但是仿真时,出现死机,停止运行时 ......
chylong stm32/stm8
山寨所长“建立通用处理程序”之stm32
最近有些时间,看了下所长的建立通用处理程序,敬佩不已,若早得此宝典,俺会少走很多弯路。 其实也就是照抄所长的,希望所长不要见怪。 弟才疏学浅,错误之处在所难免,希望各位兄 ......
冰冰忍者 stm32/stm8
富士通mb9bf506串口通讯
比较关注我们家庭物联网的网友都会有个疑问,很多人都没在做富士通,在做430。其实我们是有原因的,因为物联网注定了我们需要网络节点,而富士通板子只有一块,所以采用了TI的430作为子节点的控 ......
youyou_hu111 DIY/开源硬件专区
基于AD7280A的电池管理系统检测单元
参加活动方案 已经上传在附件中,相关文档也在。希望能够通过审核祝活动成功!...
sjl2001 ADI 工业技术
求助MATLAB 安装树莓派硬件支持包 装不进去
295199 一直卡在了这个地方 有高手知道怎么解决吗? ...
sdoq6823056 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2851  607  2347  2235  21  58  13  48  46  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved