电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V59C1512804QFLF25I

产品描述DDR DRAM,
产品类别存储    存储   
文件大小2MB,共73页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V59C1512804QFLF25I概述

DDR DRAM,

V59C1512804QFLF25I规格参数

参数名称属性值
Objectid8309607379
包装说明TFBGA,
Reach Compliance Codecompliant
Country Of OriginMainland China
ECCN代码EAR99
YTEOL4.7
访问模式FOUR BANK PAGE BURST
其他特性AUTO/SELF REFRESH
JESD-30 代码R-PBGA-B60
长度10.5 mm
内存密度536870912 bit
内存集成电路类型DDR2 DRAM
内存宽度8
功能数量1
端口数量1
端子数量60
字数67108864 words
字数代码64000000
工作模式SYNCHRONOUS
最高工作温度95 °C
最低工作温度-40 °C
组织64MX8
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
座面最大高度1.2 mm
自我刷新YES
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
宽度8 mm

文档预览

下载PDF文档
V59C1512(804/164)QF
HIGH PERFORMANCE 512 Mbit DDR2 SDRAM
4 BANKS X 16Mbit X 8 (804)
4 BANKS X 8Mbit X 16 (164)
37
DDR2-533
Clock Cycle Time (t
CK3
)
Clock Cycle Time (t
CK4
)
Clock Cycle Time (t
CK5
)
Clock Cycle Time (t
CK6
)
Clock Cycle Time (t
CK7
)
System Frequency (f
CK max
)
5ns
3.75ns
-
-
-
266 MHz
3
DDR2-667
5ns
3.75ns
3ns
-
-
333 MHz
25A
DDR2-800
5ns
3.75ns
3ns
2.5ns
-
400 MHz
25
DDR2-800
5ns
3.75ns
2.5ns
2.5ns
-
400 MHz
PRELIMINARY
19A
DDR2-1066
5ns
3.75ns
2.5ns
2.5ns
1.87ns
533 MHz
Features
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
Description
The V59C1512(804/164)QF is a four bank DDR DRAM
organized as 4 banks x 16Mbit x 8 (804) or 4 banks x 8Mbit
x 16 (164). The V59C1512(804/164)QF achieves high
speed data transfer rates by employing a chip architec-
ture that prefetches multiple bits and then synchronizes
the output data to a system clock.
The chip is designed to comply with the following key
DDR2 SDRAM features:(1) posted CAS with additive la-
tency, (2) write latency = read latency -1, (3) On Die Ter-
mination.
All of the control, address, circuits are synchronized
with the positive edge of an externally supplied clock. I/O
s are synchronized with a pair of bidirectional strobes
(DQS, DQS) in a source synchronous fashion.
Operating the four memory banks in an interleaved
fashion allows random access operation to occur at a
higher rate than is possible with standard DRAMs. A se-
quential and gapless data rate is possible depending on
burst length, CAS latency and speed grade of the device.
Available Speed Grade:
-37 (DDR2-533) @ CL 4-4-4
-3 (DDR2-667) @ CL 5-5-5
-25A (DDR2-800) @ CL 6-6-6
-25 (DDR2-800) @ CL 5-5-5
-19A(DDR2-1066)@CL 7-7-7
High speed data transfer rates with system frequency
up to 533MHz
Posted CAS
Programmable CAS Latency: 3, 4, 5, 6 and 7
Programmable Additive Latency:0, 1, 2, 3, 4, 5 and 6
Write Latency = Read Latency -1
Programmable Wrap Sequence: Sequential
or Interleave
Programmable Burst Length: 4 and 8
Automatic and Controlled Precharge Command
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 7.8 us at lower than Tcase 85
o
C,
3.9 us at 85
o
C < Tcase
95
o
C
ODT (On-Die Termination)
Weak Strength Data-Output Driver Option
Bidirectional differential Data Strobe (Single-ended
data-strobe is an optional feature)
On-Chip DLL aligns DQ and DQs transitions with CK
transitions
Differential clock inputs CK and CK
JEDEC Power Supply 1.8V ± 0.1V
Available in 60-ball FBGA for x8 component or 84 ball
FBGA for x16 component
All inputs & outputs are compatible with SSTL_18 in-
terface
tRAS lockout supported
Read Data Strobe supported (x8 only)
Internal four bank operations with single pulsed RAS
Device Usage Chart
Operating
Temperature
Range
0°C
Tc
95°C
-40°C
Tc
95°C
-40°C
Tc
105°C
V59C1512(804/164)QF Rev. 1.1 July 2017
Package Outline
60 ball FBGA
84 ball FBGA
CK Cycle Time (ns)
-37
Power
-19A
-3
-25A
-25
Std.
L
Temperature
Mark
Blank
I
H
1
P89LPC930/931单片机数据手册
P89LPC930/931是一款单片机封装的是一款单片机封装的 微控制器,适合 于许多要求高集成度,低成本的场合。可以满足多方面的性能要求。P89LPC930/931采用了 高性能的处理器结构,指令执行时间只 ......
rain 单片机
改用比磷青铜导电率更高的C7025或C42230做PCB端子,是否对PCB功能有帮助?
如题,磷青铜C5191或QSn6.5-0.1,这个铜合金弹性尚可,导电率只有11-14%。是否可以选择比磷青铜的强度和导电都明显提升的C7025和C42230等铜带做端子,从保持力、电流通过性能和温升等角度看,应 ......
MTconnector PCB设计
带PMBus接口电源应用的数字控制器ADP1055
ADP1055是一款灵活、功能丰富的数字副边控制器,用于AC-DC和隔 离式DC-DC副边应用。 ADP1055还为实现最低元件数量、最大灵活性和最少设 计时间进行了优化。 具体特性包括差分 ......
dontium ADI 工业技术
玩游戏,体验易电源,赢取800元TI手持POS机开发套件!
体验易电源后,突然发现原来电路也可以这样学,挺有趣的,不过我还是喜欢把电路实物做出来,这样不是更直观嘛!...
lh498136502 模拟与混合信号
孔融分梨有绝招
  孔融是东汉末年的文学家,从小聪明过人,而且还很有礼貌。他6岁让梨的故事早已被人们知晓,被后人传为美谈,但孔融巧思分梨的故事恐怕很少有人知道。   一天吃完午饭,孔融便钻进自己的 ......
sijialgc 聊聊、笑笑、闹闹
校园一卡通接口技术?
我们学校的校园一卡通是非接触式ic卡,现在我想在windows操作系统下,利用.net平台编写一个有关校园一卡通的程序。 不知道如何将一卡通中的学生信息(姓名学号)读取出来。 请高手帮忙! ......
YaoHui 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 814  2817  1527  2546  47  17  57  31  52  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved