电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V54C3256324VKLG7I

产品描述SRAM,
产品类别存储    存储   
文件大小881KB,共52页
制造商ProMOS Technologies Inc
标准
下载文档 详细参数 全文预览

V54C3256324VKLG7I概述

SRAM,

V54C3256324VKLG7I规格参数

参数名称属性值
是否Rohs认证符合
Objectid145136702762
包装说明,
Reach Compliance Codeunknown
Country Of OriginTaiwan
ECCN代码EAR99
YTEOL4
访问模式FOUR BANK PAGE BURST
最长访问时间5.4 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)143 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PBGA-B54
内存密度268435456 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度32
功能数量1
端口数量1
端子数量54
字数8388608 words
字数代码8000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织8MX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状RECTANGULAR
封装形式GRID ARRAY
刷新周期4096
自我刷新YES
连续突发长度1,2,4,8,FP
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
端子形式BALL
端子位置BOTTOM

文档预览

下载PDF文档
V54C3256324VK
256Mbit SDRAM, 3.3 VOLT
8M X 32
6
System Frequency (f
CK
)
Clock Cycle Time (t
CK3
)
Clock Access Time (t
AC3
) CAS Latency = 3
Clock Access Time (t
AC2
) CAS Latency = 2
166 MHz
6 ns
5.4 ns
6.5 ns
7
143 MHz
7 ns
5.4 ns
6.5 ns
75
133 MHz
7.5 ns
-
6 ns
Features
-
-
-
-
-
-
-
-
-
Description
The V54C3256324VK is a four bank Synchro-
nous DRAM organized as 4 banks x 2Mbit x 32. The
V54C3256324VK achieves high speed data trans-
fer rates up to 166 MHz by employing a chip archi-
tecture that prefetches multiple bits and then
synchronizes the output data to a system clock.
All of the control, address, data input and output
circuits are synchronized with the positive edge of
an externally supplied clock.
Operating the four memory banks in an inter-
leaved fashion allows random access operation to
occur at higher rate than is possible with standard
DRAMs. A sequential and gapless data rate of up to
166 MHz is possible depending on burst length,
CAS latency and speed grade of the device.
-
-
-
-
-
-
-
-
-
4 banks x 2Mbit x 32 organization
High speed data transfer rates up to 166 MHz
Full Synchronous Dynamic RAM, with all signals
referenced to clock rising edge
Single Pulsed RAS Interface
Data Mask for Read/Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 3
Programmable Wrap Sequence: Sequential or
Interleave
Programmable Burst Length:
1, 2, 4, 8, and full page for Sequential Type
1, 2, 4, 8 for Interleave Type
Multiple Burst Read with Single Write Operation
Automatic and Controlled Precharge Command
Random Column Address every CLK (1-N Rule)
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 4096 cycles/64 ms
Available in 86-Pin TSOPII and 90-Ball FBGA
LVTTL Interface
Single +3.3 V ±0.3 V Power Supply
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
-40°C to 85°C
Package Outline
86L TSOP
90B FBGA
Access Time (ns)
6
Power
75
7
Std.
Temperature
Mark
Blank
I
V54C3256324VK Rev. 1.0 October 2015
1
19“万里”树莓派小车——VSCode学习(多C文件链接调试)
本帖最后由 lb8820265 于 2021-12-13 23:32 编辑 以前嵌入式编程,使用Keil或者IAR都不用管编译链接,IDE都弄好了。在Linux上编写多个C文件需要分别编译,或者编写Makefile文件,大大的降低 ......
lb8820265 创意市集
MSP430有哪些可屏蔽中断
中断很大程度上体现了一款单片机的性能,从这一点将MSP430在中断方面做得很不错,主要是提供了非常丰富的中断源,基本的有IO中断,定时器中断和一些接口中断(SPI,UART,I2C)等等。 现在我就 ......
fish001 微控制器 MCU
可穿戴市场分享
280567 ...
lemonade815 汽车电子
请教一个标示的问题
开关电源上看到一个TO-92封装的管子,上面标示“3020”,这是什么东东? 谢谢...
水牛 电源技术
初学者c51单片机
请问哪位高手是否能告诉我怎么学习单片机?我 自己买 了c51开发板,做了它上面的实验,学 会 了 用keil 51和仿真protues。有时候 还 自己拿本草稿本改 程序编程,现在精通了8个LED的编程。我想 ......
ap0405326 嵌入式系统
求个DAC+运放电路,大概输出15-30V这种
想通过DAC+运放实现15-30V这种输出电压,输出电流有个10ma就可以了。目前想通过-10-10V或者0-20 0-16这种DAC,然后通过运放平移到这个范围。加法运放这种电路输出是反向电压,在加一级反向输入 ......
kaka009 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2519  373  2271  1764  1390  51  8  46  36  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved