电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531PB39M0000BGR

产品描述CMOS Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531PB39M0000BGR概述

CMOS Output Clock Oscillator, 39MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531PB39M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率39 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
我想请教各位三极管的输出方式有哪些?
很早,我就想问了:三极管,以TTL为例子,三极管的输出方式有,OC输出, 推挽输出,和普通集电级输出,我这么认为,但是,我想请教 1. 为什么说OC适合驱动大电流负载,只是因为它在上拉 ......
mdlv 嵌入式系统
【Labview】看看大家在用哪一种学习方法
学习LabVIEW一般有以下三种方式: 系统型学习方法、探索型学习方法和目标驱动型学习方法。 这三种方法之间并不矛盾,可以在不同的时段使用不同的方法。每个人可以根据自己的个性特点和所处环 ......
安_然 测试/测量
STLINK调试断点问题
我买的是万利的板子板子上集成了STLINKII,集成开发环境是IAR4.42A现在发现调试中出现以下两个问题:1.在汇编代码中设置一个断点后,如果不取消该断点,代码无法单步运行到下一条指令。2. ......
genghui stm32/stm8
Avr STUDIO 4的一些问题
小菜在学习中断的时候遇到以下一段代码,可是在AVR STUDIO4的编译过程中遇到错误,往各位大侠抬手想助,小菜这厢有礼了 #include #include volatile unsigned int interrupt=0;//提醒编 ......
lhmymc 嵌入式系统
CD4046的上限下限频率的取值问题
看过一些无线能量传输的期刊文章,发现有些文章利用CD4046进行频率跟踪。然后发现对于CD4046需要确定上限下限频率,谐振频率就处于这个上下限频率之中,那么这个上下限的频率确定有什么要求列? ......
平漂流 电源技术
硬件使用入门
硬件使用入门...
zxy0226 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 785  1955  2302  2412  1469  19  38  37  58  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved