电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N3SV75EC-0180CDI

产品描述IC osc vcxo 6-clcc
产品类别半导体    模拟混合信号IC   
文件大小270KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 全文预览

8N3SV75EC-0180CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N3SV75EC-0180CDI - - 点击查看 点击购买

8N3SV75EC-0180CDI概述

IC osc vcxo 6-clcc

文档预览

下载PDF文档
LVPECL Frequency-Programmable VCXO
IDT8N3SV75
DATASHEET
General Description
The IDT8N3SV75 is a LVPECL Frequency-Programmable VCXO
with very flexible frequency and pull-range programming capabilities.
The device uses IDT’s fourth generation FemtoClock
®
NG
technology for an optimum of high clock frequency and low phase
noise performance. The device accepts 2.5V or 3.3V supply and is
packaged in a small, lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm
x 1.55mm package.
The device can be factory-programmed to any frequency in the
range of 15.476MHz to 866.67MHz and from 975MHz to 1,300MHz
to the very high degree of frequency precision of 218Hz or better.
The extended temperature range supports wireless infrastructure,
telecommunication and networking end equipment requirements.
Features
Fourth generation FemtoClock
®
NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Frequency programming resolution is 218Hz and better
Factory-programmable VCXO pull range and control voltage
polarity
Absolute pull range (APR) programmable from typical ±4.5 to
±754.5ppm
One 2.5V/3.3V LVPECL clock output
Output enable control input, LVCMOS/LVTTL compatible
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.5ps (typical),
2.5V or 3.3V supply voltage
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm x 1.55mm
package
Block Diagram
Pin Assignment
VC
1
2
3
6
5
4
V
CC
nQ
Q
OE
OSC
114.285 MHz
2
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
V
EE
÷MINT,
MFRAC
7
VC
A/D
IDT8N3SV75
6-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
7
25
Configuration Register (ROM)
(Frequency, Pull-range, Polarity)
OE
Pullup
IDT8N3SV75CCD REVISION A NOVEMBER 19, 2013
1
©2013 Integrated Device Technology, Inc.
(LATTICE的CPLD器件)内部分频信号如何约束到全局网络上去?
CPLD内部用的主时钟为全局时钟管脚输入时钟的异步分频时钟,如何将这个时钟约束到全局时钟网络上去,或者在VHDL语言中怎样调用BUFG原语?使用的是lattice器件...
danielzhoufeng FPGA/CPLD
拆解台湾泰仕的TES-1316带温度记录功能的测温表
这块表看着比较新,不过是有故障的,我试着修了一下没修好,拆开给大家看一下。 630144 630150 630145 630146 630147 630149 630148 这块表支持2路热电偶输入,支持4600笔数据记录 ......
littleshrimp 测试/测量
合肥某IC设计公司招聘人才(含应届)
我司(合肥某IC设计公司)欲招聘以下人员: 一、高级硬件工程师: (人数5 人) 主要职责: 1. 原型机/验证平台的设计,集成,调试和维护 2. 参与系统联调 职位要求: 1. 通信或微波专 ......
ANDY999 求职招聘
TI DSP C6000 控制寄存器
更多参考相关文档手册http://img.my.csdn.net/uploads/201210/22/1350912169_5214.pnghttp://img.my.csdn.net/uploads/201210/22/1350912175_7259.png http://img.my.csdn.net/uploads/201210/ ......
Jacktang 微控制器 MCU
全志R528核心板和开发板
产品介绍 R5是我司倾力打造的一款基于全志R528-S3A双核处理器的高性能Linux核心板,可广泛应用于智能家居、工业显示、语控设备、医疗电子等产品。 核心板体积小巧,尺寸仅为38*32*3.0mm ......
William968 Linux开发
PCB绘制打孔需注意!!
前段时间绘制了几块PCB,有部分板板连接器的封装是要打安装孔的。如下图 416936 之前一直用AD14版本的软件,而本学期开学后换了电脑也就把软件更新到了AD18版本,所以绘制封装的时候还是 ......
燕园技术宅 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1535  1223  400  1036  1752  54  20  9  11  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved