电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

VJ1812A822JNCAB5G

产品描述Ceramic Capacitor, Multilayer, Ceramic, 200V, 5% +Tol, 5% -Tol, C0G, -/+30ppm/Cel TC, 0.0082uF, 1812,
产品类别无源元件    电容器   
文件大小79KB,共6页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

VJ1812A822JNCAB5G概述

Ceramic Capacitor, Multilayer, Ceramic, 200V, 5% +Tol, 5% -Tol, C0G, -/+30ppm/Cel TC, 0.0082uF, 1812,

VJ1812A822JNCAB5G规格参数

参数名称属性值
是否Rohs认证不符合
Objectid953496313
包装说明, 1812
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL0
电容0.0082 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度2.18 mm
长度4.5 mm
多层Yes
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
包装方法Bulk
正容差5%
额定(直流)电压(URdc)200 V
系列VJ HIGH REL C0G
尺寸代码1812
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
宽度3.2 mm

文档预览

下载PDF文档
VJ High Rel C0G (NP0)
Vishay Vitramon
Surface Mount Multilayer Ceramic Chip Capacitors
for High Reliability Applications
FEATURES
Made with a combination of design, materials
and tight process control to achieve very high
field reliability
Surface mount, wet build process
Reliable Noble Metal Electrode (NME) System
MIL-PRF-55681 qualified product line. Reliability
maintenance testing to verify consistent quality
Available with group A and C screening
Available with group A screening only
Available with voltage conditioning only
Customized certification available on request to meet your
quality requirements
Available with tin-lead barrier terminations order code “L”
Compliant to RoHS directive 2002/95/EC
Halogen-free according to IEC 61249-2-21 definition
APPLICATIONS
System critical medical applications
Mission critical military and aerospace applications
ELECTRICAL SPECIFICATIONS
Note
Electrical characteristics at + 25 °C unless otherwise specified.
Operating Temperature:
- 55 °C to + 125 °C
Capacitance Range:
0.5 pF to 0.056 µF
Voltage Range:
10 Vdc to 600 Vdc
Temperature Coefficient of Capacitance (TCC):
0 ppm/°C ± 30 ppm/°C from - 55 °C to + 125 °C
Dissipation Factor:
0.1 % max. at 1.0 V
rms
and 1 MHz for values
1000 pF
0.1 % max. at 1.0 V
rms
and 1 kHz for values > 1000 pF
Aging Rate:
0 % maximum per decade
Insulation Resistance (IR):
At + 25 °C and rated voltage 100 000 MΩ minimum or
1000
ΩF,
whichever is less
At + 125 °C and rated voltage 10 000 MΩ minimum or
100
ΩF,
whichever is less
Dielectric Strength Test:
Performed per Method 103 of EIA-198-2-E
Applied test voltages:
600 Vdc - rated: 200 % of rated voltage
* Pb containing terminations are not RoHS compliant, exemptions may apply
Document Number: 45045
Revision: 20-Nov-09
For technical questions, contact:
mlcc@vishay.com
www.vishay.com
1

推荐资源

【Labview】开贴说明
本人现手上有一个测试项目,具体内容在此就不方便透露。公司保密机制:loveliness: 我并不是搞测试的,所以在这个项目上除了一些硬件的知识外,一切重零开始。 我需要做 ......
安_然 测试/测量
[转]以前收集的“M8数字电源(50V10A)”资料
记不清原网址了,等找到再更新上来...
wolf-lee 电源技术
OMAP138&AM1808 UBL 编译报错--未找到 timake命令
你好!采用TI官方的UBL代码,参照zhca481.pdf编译指导手册步骤进行的,出现下面报错,请帮忙给出指导建议 HYB@HYB-PC ~/OMAP-L138/CCS $ make make: 进入目录“/home/HYB/OMAP-L138/CCS/UBL ......
weixiong DSP 与 ARM 处理器
元件封装详解
做电子的,什么都要会点,我也学过DXP制版,但是做的不理想,贴片,直插,封装的形式有很大不同,稍不留神就会出错,差了很多资料找到了一些,供大家分享!...
whgwuhan 微控制器 MCU
各位大哥,最近小弟在写FPGA中遇到一个问题,我用PLL产生2个时钟,晶振是48M,PLL...
各位大哥,最近小弟在写FPGA中遇到一个问题,我用PLL产生2个时钟,晶振是48M,PLL输出c0为50M,c1为32KHz,在timequest中报如附件图中的错误。from node : pll_inst|altpll_componen ......
melody881019 FPGA/CPLD

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 404  483  504  2182  322  9  10  11  44  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved