电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

X9401YB24I-2.7

产品描述QUAD 2.5K DIGITAL POTENTIOMETER, 3-WIRE SERIAL CONTROL INTERFACE, 64 POSITIONS, BGA24, BUMP, CSP-24
产品类别模拟混合信号IC    转换器   
文件大小390KB,共21页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

X9401YB24I-2.7概述

QUAD 2.5K DIGITAL POTENTIOMETER, 3-WIRE SERIAL CONTROL INTERFACE, 64 POSITIONS, BGA24, BUMP, CSP-24

X9401YB24I-2.7规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Renesas(瑞萨电子)
零件包装代码BGA
包装说明BUMP, CSP-24
针数24
Reach Compliance Codenot_compliant
ECCN代码EAR99
其他特性NONVOLATILE MEMORY
控制接口3-WIRE SERIAL
转换器类型DIGITAL POTENTIOMETER
JESD-30 代码R-XBGA-B24
JESD-609代码e0
长度3.844 mm
功能数量4
位置数64
端子数量24
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料UNSPECIFIED
封装代码VFBGA
封装等效代码BGA24,4X6,20
封装形状RECTANGULAR
封装形式GRID ARRAY, VERY THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
电源3/5 V
认证状态Not Qualified
电阻定律LINEAR
最大电阻容差20%
最大电阻器端电压5.5 V
最小电阻器端电压
座面最大高度0.71 mm
表面贴装YES
技术CMOS
标称温度系数300 ppm/°C
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距0.5 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
标称总电阻2500 Ω
宽度2.625 mm
Base Number Matches1

X9401YB24I-2.7相似产品对比

X9401YB24I-2.7 X9401YB24-2.7 X9401YB24I X9401YB24
描述 QUAD 2.5K DIGITAL POTENTIOMETER, 3-WIRE SERIAL CONTROL INTERFACE, 64 POSITIONS, BGA24, BUMP, CSP-24 QUAD 2.5K DIGITAL POTENTIOMETER, 3-WIRE SERIAL CONTROL INTERFACE, 64 POSITIONS, BGA24, BUMP, CSP-24 QUAD 2.5K DIGITAL POTENTIOMETER, 3-WIRE SERIAL CONTROL INTERFACE, 64 POSITIONS, BGA24, BUMP, CSP-24 QUAD 2.5K DIGITAL POTENTIOMETER, 3-WIRE SERIAL CONTROL INTERFACE, 64 POSITIONS, BGA24, BUMP, CSP-24
是否Rohs认证 不符合 不符合 不符合 不符合
厂商名称 Renesas(瑞萨电子) Renesas(瑞萨电子) Renesas(瑞萨电子) Renesas(瑞萨电子)
零件包装代码 BGA BGA BGA BGA
包装说明 BUMP, CSP-24 BUMP, CSP-24 BUMP, CSP-24 BUMP, CSP-24
针数 24 24 24 24
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99
其他特性 NONVOLATILE MEMORY NONVOLATILE MEMORY NONVOLATILE MEMORY NONVOLATILE MEMORY
控制接口 3-WIRE SERIAL 3-WIRE SERIAL 3-WIRE SERIAL 3-WIRE SERIAL
转换器类型 DIGITAL POTENTIOMETER DIGITAL POTENTIOMETER DIGITAL POTENTIOMETER DIGITAL POTENTIOMETER
JESD-30 代码 R-XBGA-B24 R-XBGA-B24 R-XBGA-B24 R-XBGA-B24
JESD-609代码 e0 e0 e0 e0
长度 3.844 mm 3.844 mm 3.844 mm 3.844 mm
功能数量 4 4 4 4
位置数 64 64 64 64
端子数量 24 24 24 24
最高工作温度 85 °C 70 °C 85 °C 70 °C
封装主体材料 UNSPECIFIED UNSPECIFIED UNSPECIFIED UNSPECIFIED
封装代码 VFBGA VFBGA VFBGA VFBGA
封装等效代码 BGA24,4X6,20 BGA24,4X6,20 BGA24,4X6,20 BGA24,4X6,20
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 GRID ARRAY, VERY THIN PROFILE, FINE PITCH GRID ARRAY, VERY THIN PROFILE, FINE PITCH GRID ARRAY, VERY THIN PROFILE, FINE PITCH GRID ARRAY, VERY THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
电源 3/5 V 3/5 V 5 V 5 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
电阻定律 LINEAR LINEAR LINEAR LINEAR
最大电阻容差 20% 20% 20% 20%
最大电阻器端电压 5.5 V 5 V 5 V 5 V
座面最大高度 0.71 mm 0.71 mm 0.71 mm 0.71 mm
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
标称温度系数 300 ppm/°C 300 ppm/°C 300 ppm/°C 300 ppm/°C
温度等级 INDUSTRIAL COMMERCIAL INDUSTRIAL COMMERCIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 BALL BALL BALL BALL
端子节距 0.5 mm 0.5 mm 0.5 mm 0.5 mm
端子位置 BOTTOM BOTTOM BOTTOM BOTTOM
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
标称总电阻 2500 Ω 2500 Ω 2500 Ω 2500 Ω
宽度 2.625 mm 2.625 mm 2.625 mm 2.625 mm
Base Number Matches 1 1 1 1
#在云端#抢票进行中,价值2000元云计算大会门票!
[font=黑体][size=5][color=#ff0000]恭喜网友[url=https://home.eeworld.com.cn/my/aiguodelaoge.html][b]aiguodelaoge[/b][/url] 获得价值2000元第五届中国云计算大会门票。[/color][/size][/font][font=微软雅黑][size=4]第五届中国云计算大会进入倒计时~~~~~~2...
EEWORLD社区 嵌入式系统
怎么用D触发器实现延时???
一个D触发器延时一个CLK周期,如果延时10个CLK周期 就是多打几拍,程序该怎么写?一个D触发器的程序regA_ZRE0_CROSS_MOVE;always@(posedgeCLK_1KornegedgeRst)//延迟1个时钟的D触发器beginif(!Rst)beginA_ZRE0_CROSS_MOVE=0;endelseA_ZRE0_CROSS_MOVE=A_ZRE0_CROSS;ende...
cetc50 FPGA/CPLD
怎么让Acticesync支持UDP?
本人做GPS车载终端,有了Acticesync就可以单步调试,可惜只能调试TCP的协议,对于UDP的没有办法调试,因为听说Acticesync不支持啊?想问问个位高手:1. 强悍的微软做出来的Acticesync难道真的就不支持UDP吗??????2. 如果不支持,怎么才能让它支持...
lc258 嵌入式系统
关于传递函数
最近看电路原理分析,关于传递函数,引入指数正弦波激励分析稳态响应,最后引出了复频率S的概念。为什么要引入指数正弦函数?他是对自然实际信号的进一步描述吗?复频率S=a+jw具体有什么物理意义吗?...
15272693963 综合技术交流
跟夏老师学FPGA(1)为什么verilog能支持大型设计
[flash]http://www.tudou.com/v/sYYYpxggFX0/v.swf[/flash]...
soso FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 360  914  1004  1271  1458 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved