电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590EA-DDG

产品描述osc prog 2.5V lvpecl high 50ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

590EA-DDG概述

osc prog 2.5V lvpecl high 50ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
请教下微电子器件硕士博士未来在公司具体工作情况,您请进!
想请教下微电子器件方向(非工艺和设计方向) 硕士博士 未来在公司具体工作内容。 器件工作极少,但就说少数在中国好公司或合资外资公司找到了对口工作 那些人好了。 1、除了做器件监测把 ......
losy 模拟电子
时钟芯片AD9516-3输出幅度较低的原因
选用AD9516-3芯片: 1、输入25MHz进REF1通道,OUT0输出80MHz,幅度只有200mV 2、降低输出频率到40MHz,幅度升高到500mV 以上输出幅度为什么达不到LVPECL模式的峰-峰典型值78 ......
sinva 模拟电子
(ZT)不到五千入手的C305,还不赖
房子是租的,点点大,整个房间里也没有个像样的桌子,就一宽窗台,勉强当条案使,乱七八糟堆一堆……平时也没多少爱好,无非就宅在家里看看片儿上上网打打小游戏。之前毕业找工作动荡不堪,图小 ......
枯了不哭 消费电子
研华PCL818HD 数据采集卡
研华PCL818HD 数据采集卡 没有这种接无法测试看好了下手不退不换300块不包邮。联系QQ269338516注明数据采集卡功能 16路单端或8路差分模拟量输入 100KHz12位A/D转换器 PCL-818HD能确保在所 ......
bjfzh 淘e淘
ARM7
我想用KEIL3软件做LPC2132中的快速中断,有谁做过,指教一下,先谢谢啦:loveliness:...
cuizhihao ARM技术
新手求教。。KEIL不能编译*.cpp么??
Keil uVision 4 不能用C++写程序么?? 我把*.cpp文件添加进去编译不了。是KEIL不能编译还是其他问题?...
wk930523 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 295  2908  138  2381  1167  47  53  45  14  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved