电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591WD-CDG

产品描述osc prog 1.8V cml low 7ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

591WD-CDG概述

osc prog 1.8V cml low 7ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
请问下边这段代码中DEFUN宏这样定义的作用?
请问下边这段代码中DEFUN宏这样定义的作用? #define DEFUN(funcname, cmdname, cmdstr, helpstr) \ int funcname (struct cmd_element *, struct vty *, int, char **); \ struct cmd_e ......
nicat2004 嵌入式系统
无线充电 | 无线充电技术原理/应用全解!
无线充电 | 没想到吧,这项技术还能这么高级~这么可爱!~ ...
aigtekatdz 测试/测量
为什么要选择无线HiFi系统?
一个来自美国西岸佛蒙特州斯托市,一个滑雪胜地附近的独家别墅,这个别墅的设计师很早以前就为这个别墅安装了各种影音播放设备,而且还加入了各种简单的智能控制开关。随着客人们对于音 ......
Aguilera 无线连接
JX44B0-2实验开发平台的用户手册,跪求
我毕业设计要用上面这个型号的嵌入式系统实验开发箱,但是老师只给了个箱子,和数据线,其它都没了,所以在这里求下这个型号的板子的用户手册啦。我的邮箱是zjk2752@163.com 另外,请 ......
tianhao 嵌入式系统
请高手帮忙解决关于PN结的问题!
看了书本 也看了网上的一些资料 我还是不明白P-N结为什么会有单向导通特性 反接的时候:说是内电场增大 N极电子更难向P极扩散 N极的电子根本不需要扩散到P极啊 他直接跑去电源正极了啊 而电源 ......
qaz85513 模拟电子
您的测评情报已发送,请注意查收!
hi,大家好~很高兴又到了给大家送情报的时间了~这周我们上线了两个新活动,都很有吸引力哦,再预告下,下周还有新板子要上线哦~~~会不会应接不暇呢~小伙伴们你们最近又有挖掘到什么有意思的板子 ......
okhxyyo 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2776  488  784  1843  2914  30  7  14  1  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved