电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591WA-CDG

产品描述osc prog 1.8V cml low 50ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

591WA-CDG概述

osc prog 1.8V cml low 50ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
关于WINCE系统定制的问题
1.用PB定制系统时 Release和Debug有什么区别 Debug版的要占用更多的内存吗? 我的程序在Release版下 可以正常运行 在Debug版下 系统提示内存不足。 ...
kunshan0512 嵌入式系统
我的大MOTO终于摔废了
本帖最后由 littleshrimp 于 2017-5-2 15:21 编辑 这是一个被我摔过无数次的手机 去年6月在淘宝上买的,1000多,说是全新谁信 https://item.taobao.com/item.htm?spm=a1z09.2.0.0.ce86gY&i ......
littleshrimp 以拆会友
招聘:北京 大功率开关电源研发负责人
1、工作职责:1) 根据项目的任务及计划要求,组织策划项目运作,并有效控制项目质量环节及进度环节;2) 配合市场人员进行所承担项目的新产品市场开拓及运营模式策划;3) 按照项目要求开展电路设 ......
肖小云 工作这点儿事
两块pci卡可以直接通讯吗?
我原来访问PCI卡都是直接调用板卡的驱动,我昨天听人说可以通过设置一块卡做为主控设备,其它卡为辅助设备,主控设备里如果是程序,就可以编程直接访问辅助设备的IO,而不需要计算机的干扰。 ......
zhouzhuzhu 嵌入式系统
为SEED-EXP430F5529的LCD配上背光!
1.拆下LCD,撕掉标签 112985 112986 2.双面胶贴上,连接好电源! 112987...
蓝雨夜 微控制器 MCU
安装CCS问题啊!!!急啊!
点开setup就弹出来下面框。根本无法进行,以前安装一次。后来删除了,再按就不行了。求助啊! 167939...
xueyongchao8805 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1335  107  1236  1211  2236  38  20  52  55  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved