电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AA-CDG

产品描述osc prog 3.3V lvpecl high 50ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

591AA-CDG概述

osc prog 3.3V lvpecl high 50ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
【i.MX6ULL】驱动开发11——LCD驱动实践
之前在Linux系统移植时提到过LCD驱动,本篇来看下Linux设备树如何配置LCD驱动。 1 知识点 首先需要了解一个新的概念:Framebuffer 1.1 Framebuffer Framebuffer直译即帧缓冲,简称 ......
DDZZ669 ARM技术
【手机DIY】辛昕6. stm32f0的串口 和 定时中断
这两个晚上,因为上班的事情有点小紧张,所以就暂时停下了 之前的 HMI接口的设计。 这两个晚上在调整的活儿主要是和一个队列有关(虽然后来发现其实队列是没有问题的) 所以顺带把队列测试 ......
辛昕 DIY/开源硬件专区
单片机面试问题收集
集了一些关于单片机面试的问题,希望能帮助到需要找工作的同学! 单片机的最小系统?内部的主要结构? 答:最小系统:电源、晶振(为系统提供基本的时钟信号)、复位电路;内部结构:ROM/RAM ......
火辣西米秀 微控制器 MCU
HEF4051易损坏
466931466932 供电由开关电源提供,输出5V,+12V,-12v。开关电源的3个输出都有个大的电解电容进行滤波。开关电源规格显示:110V-240V。 138的电源改到了5V并串了个300欧姆的电阻后,138不再 ......
goldli01 模拟电子
AXD 如何统计栈空间的峰值
-ADS编译的Image文件,用AXD运行。 我记得是可以统计出栈空间消耗的峰值的。 请DX们赐教,具体的统计方法是什么?...
zhoulongshaxia 嵌入式系统
学习有礼!A9驾到,打造你的专属学习计划!(已颁奖)
颁奖贴:https://bbs.eeworld.com.cn/thread-471015-1-1.html 活动详情>> 学习有礼!A9驾到,打造你的专属学习计划! 活动时间:2015年6月15日——6月28日 活动流程: 1、认真 ......
EEWORLD社区 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 696  2827  1436  1716  1172  53  10  25  51  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved