电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BA-BDG

产品描述osc prog 3.3V lvds high 50ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

590BA-BDG概述

osc prog 3.3V lvds high 50ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
CeGetLastError()的返回值为ERROR_ACCESS_DENIED
是这样的,写了一个DLL,放到手机上。(不需要考虑CPU问题,因为我是在POCKET PC 2003的平台下写的) 然后在PC端用CeRapiInvoke连接。 但是总是失败 使用CeGetLastError()得到的返回值为ERRO ......
bjanzhuang 嵌入式系统
关于脉冲无线通信的问题
本人刚开始接触通信,像各位高手请教个问题,希望不要拍砖,耐心的回答。先谢了! 本人的问题是,我现在想把脉冲信号应用电磁感应原理从一个线圈传输到另一个线圈,请问在脉冲输出端和线圈时间 ......
demonmen 无线连接
3.7V锂电池供电,先升5V再降3.3V好?还是先降3.3V再升5V好?
最近有个项目,需要用到外设有5V和3.3V的,主控是3.3V,有个屏幕是5V供电,电流大概在300+mA,锂电池是3000mA的单节电池,那我应该先升5V再降3.3V?还是先降3.3V再升5V?哪种方式损耗最小?主控 ......
buildele 电源技术
新手小白求助
本帖最后由 汉东霸主高玉良 于 2017-11-6 23:01 编辑 altium designer右上角没有电阻电容快捷键,也没有测试电源的快捷键,该如何解决 ...
汉东霸主高玉良 PCB设计
下载Pomona连接件产品目录,赢小米驱蚊器!
Pomona 是我们熟悉的福禄克(FLUKE)旗下公司,60多年来,Pomona 一向是可靠性和卓越价值的代名词。Pomona 始终坚持只使用最优质的材料,并根据现实应用量身打造,从而提供高品质的产品,由此建 ......
eric_wang 综合技术交流
WINCE5.0 /6.0 EBOOT启动有何异同?
最近项目发生些意外,具体是因为2443的核心板原来使用的RAM是MobileDDR128MB,但是因为特殊情况改了普通DDR128MB的RAM后一直无法正常通过USB下载Stpldr/Eboot.bin/NK.bin WINCE6.0的项目在这种变 ......
肖勇 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 730  815  201  2611  1569  5  33  39  59  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved