电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590VB-ADG

产品描述osc prog 1.8V cmos low 25ppm
产品类别无源元件   
文件大小115KB,共12页
制造商Silicon
标准  
下载文档 全文预览

590VB-ADG概述

osc prog 1.8V cmos low 25ppm

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.0 8/11
Copyright © 2011 by Silicon Laboratories
Si590/591
wince代码移植问题【1】:怎样处理locale头文件?
移植一段代码时候用到了StdString.h 其中用到了 locale头文件。 wince不支持stl的locale,应该是提供了它自己的方法,但苦于小弟刚学C++和WinCe,搜索两天时间还未找 到结果,恳请各位帮忙......
jhxajh 嵌入式系统
【GD32E503评测】+ W5500网络模块移植
现在搞物联网的趋势日益增长,我在项目中也经常接触到网络。因为GD32E503V这款MCU没有内置网络接口,所以我通过SPI接口扩展了W5500模块来实现网络通讯。 W5500 芯片是一款集成全硬件 T ......
linyu0395 国产芯片交流
电网无功功率补偿控制系统的设计
文中介绍了一种用单片机系统、输入/输出电路、键盘显示电路和通信接口电路组成的电网无功功率补偿控制系统的设计方法,详细介绍了这种设计方法的系统硬件组成和软件设计方案并给出了其抗干扰的 ......
zzzzer16 工业自动化与控制
ARM
各位大神好,小弟现在有个疑问: 我利用三维绘图软件(CROE或者solidworks)绘制实体后,想把实体利用ARM转换成x,y,z方向的轴的运动,类似 ......
huanlonggewu ARM技术
突破白光LED国际专利壁垒的有效途径
 传统的照明技术是在电真空技术的基础上发展起来的,由于半导体技术的发展,电子管的电子元件逐步被晶体管所替代。和晶体管元件一样,固态照明产品与传统的照明产品相比,有明显的优势。随着节 ......
探路者 LED专区
【KW41Z】第四篇 简单传统的国网645协议电表搭建
1. 简单介绍在上一篇里,花了很大一个篇幅介绍了DL645协议,如果不搞这一行的估计也不会太在意这个协议,DL645是一个特别庞大的协议,庞大到不是一两个月能够看的很懂的,所以在这次项目里,我 ......
常见泽1 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1405  2744  2454  2741  333  54  34  42  7  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved